资料
  • 资料
  • 专题
用verilog设计密勒解码器
推荐星级:
时间:2019-12-20
大小:211.5KB
阅读数:153
上传用户:quw431979_163.com
查看他发布的资源
下载次数
1
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
用verilog设计密勒解码器一、题目: 设计一个密勒解码器电路二、输入信号:1. DIN:输入数据2. CLK:频率为2MHz的方波,占空比为50%3. RESET:复位信号,低有效三、输入信号说明:输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成;A:前8个时钟保持“1”,接着5个时钟变为“0”,最后3个时钟为“1”。B:在整个码元持续时间内都没有出现“0”,即连续16个时钟保持“1”。C:前5个时钟保持“0”,后面11个时钟保持“1”。改进密勒码编码规则如下:如果码元为逻辑“1”,用A信号表示。如果码元为逻辑“0”,用B信号表示,但以下两种特例除外:如果出现两个以上连“0”,则从第二个“0”起用C信号表示;如果在“通信起始位”之后第一位就是“0”,则用C信号表示,以下类推;“通信起始位”,用C信号表示;“通信结束位”,用“0”及紧随其后的B信号表示。“无数据”,用连续的B信号表示。……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书