原创 【推荐】ADF4350配置软件下载

2009-8-16 10:52 5434 14 17 分类: 模拟
p class="MsoNormal" style="MARGIN: 0cm 0cm 0pt">  随着现代半导体工艺的不断发展, 几十纳米级的CMOS工艺给数字电路带来了很大的恩惠, 但对模拟电路却不一定有很大的恩惠, 因为模拟电路中的无源部分(电容, 电感等)没有随工艺成比例减小, 同时工艺发展使电源电压降低, 对模拟电路的设计其实增加的更大的难度. 比如放大器的输出饱和点下降, ADC的精度下降等问题. 这次我们来首先谈谈锁相环这部分随工艺发展产生的变化. 更深入的讨论, 准备下次再另外写一个博文来讨论.

  数字锁相环其实不是什么新东西, 很早以前就有人使用了, 在微米级工艺的时代, 模拟锁相环加上外置低通滤波器是最常见的结构. 但是到了纳米级, 它逐渐成为了一种趋势, 对设计锁相环的朋友来说, 不得不重新认识到它的重要性.


<?xml:namespace prefix = v ns = "urn:schemas-microsoft-com:vml" /><?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />


 


dd6e2491-656c-424e-81db-e3ab622b3496.jpg


1 模拟锁相环


 



 


fff02a0c-2c2e-4000-8aec-15baee692316.jpg


2 数字锁相环


 



 


726aeac0-bed6-4ae7-9021-0e91f89c196a.JPG


3 ADPLL框图


 


简单来说, 数字锁相环有以下优点


1.       面积小, 由于振荡器输入不再是模拟电压,而是数字控制单元, 使得LPF由模拟型被数字型代替, 集成在chip内十分节约面积.


2.       功耗小, ADPLL不再用到CP这个关键电路, 所以即使电源电压降低, 也不会产生原先CP非线性的问题.


3.       ADPLL的相位噪声可做的更好, 数字振荡器(DCO)的分解精度, 相位噪声和TDC(time to digital converter)的分解精度主要决定了PLL的相位噪声特性.


4.       PVT性能更好, 采用一些数字校正技术, 使PLL的整体性能更坚固.


 


为什么会从模拟PLL发展到数字PLL? 其中最重要的原因可能就是用语振荡器的MOS varactorC-V曲线不再像PN diode那样在有缓缓的C-V的曲线特性, 而是集中在较小的一段V区间内, 电容从很小变大很大, 过陡的C-V曲线容易早车造成振荡器的频率不稳, 也就是相位噪声特性变差. 所以人们把MOS-varactor改造成像cap-tank那样多bittank, 其中LSB的电容变化现在的工艺可以做到数十aF, 也就是说对2-3GHz常用的VCO, 它的频率分解精度基本能做到几十KHz左右, 完全在应用的程度上了. 再加上数字的分数合成电路(dilta-sigma modulator), 任意的频率输出都能实现, 振荡器的分解精度的问题可以解决.


ADPLL系统中还有一个重要的回路TDC, 如图4所示, 它的功能是通过一系列的延迟电路把输入的位相差(Ref和分频后的DCO)检测出来并数字化表示. 现在工艺, MOS clock速度越来越快, TDC分解精度可得益于此, 这是ADPLL的一个重要发展趋势.



 


3a84cd98-4b45-42f1-990b-fcfaaa08d063.JPG


4 time to digital converter



点击看大图


 


5 loop-filter可以改善由dilta-sigma modulator产生的spurous影响.


 


 


 


 


注: 图来自于网络


 

参考资料


http://vlsi2.kaist.ac.kr/RA_ADPLL.htm


 


 

文章评论3条评论)

登录后参与讨论

用户349329 2011-6-9 12:53

哪儿呢,看不到啊?

用户1405626 2010-11-16 10:22

软件在哪呢?

用户1530016 2010-2-25 08:00

看不到内容啊,非常想看看。
相关推荐阅读
用户1332143 2009-08-16 21:47
时序电路亚稳态分析
这篇文章是我对电子设计中,亚稳态问题的一种分析和总结。文章通过对数字电路中器件的工作机制的介绍,引出亚稳态问题的发生机制。并通过对亚稳态问题发生机制的探讨,用以得到一种能够清楚地,有的放矢地解决亚稳态...
用户1332143 2009-08-14 12:47
【原创】基于NiosII及FT245BM的USB接口设计
以前做的一个项目,FPGA接收AD采集数据后,通过串口发送回PC机,由于串口传输速率较低,对于实时性要求较高的场合不太适用,因此站长选用FT245BM芯片来实现USB接口传输,本文主要讲解FT245B...
用户1332143 2009-08-13 14:56
【原创】MAXII:UFM中晶振的使用
MAXII系列CPLD中带有UFM模块,本文主要讲解UFM中晶振的使用,具体内容请点击下面链接MAXII:UFM中晶振的使用...
用户1332143 2009-03-01 21:53
【原创】如何使用FPGA进行信号调制
       最近要做一个通信收发系统项目,以前对收发器的射频前段关注的比较多,而对基带部分的信号处理一直没有仔细研究。因此,正好借这个项目,熟悉整个基带部分的信号处理流程。       基带部分主要...
用户1332143 2009-02-27 21:56
寒假回来——FPGA市场评论
寒假在家里电脑不能上网,好久没来更新自己的博客了,首先感谢大家对我博客的支持。回来后马上开始了一个863项目,一直没有时间来写博客,今天总算有时间,上来看看。回来这段时间关注了下FPGA的相关新闻,发...
EE直播间
更多
我要评论
3
14
关闭 站长推荐上一条 /3 下一条