EE直播间
更多
文章
首页 我的博文
用户1332143 2009-8-16 21:47
时序电路亚稳态分析
这篇文章是我对电子设计中,亚稳态问题的一种分析和总结。文章通过对数字电路中器件的工作机制的介绍,引出亚稳态问题的发生机制。并通过对亚稳态问题发生机制 ...
用户1332143 2009-8-16 10:52
【推荐】ADF4350配置软件下载
p class="MsoNormal" style="MARGIN: 0cm 0cm 0pt"   随着现代半导体工艺的不断发展 , 几十纳米级的 CMOS 工艺给数字电路带来了很大的恩惠 , 但对模拟 ...
用户1332143 2009-8-14 12:47
【原创】基于NiosII及FT245BM的USB接口设计
以前做的一个项目, FPGA 接收 AD 采集数据后,通过串口发送回 PC 机,由于串口传输速率较低,对于实时性要求较高的场合不太适用,因此站长选用 FT245B ...
用户1332143 2009-8-13 14:56
【原创】MAXII:UFM中晶振的使用
MAXII系列CPLD中带有UFM模块,本文主要讲解UFM中晶振的使用,具体内容请点击下面链接 MAXII:UFM中晶振的使用
用户1332143 2009-3-1 21:53
【原创】如何使用FPGA进行信号调制
       最近要做一个通信收发系统项目,以前对收发器的射频前段关注的比较多,而对基带部分的信号处理一直没有仔细研究。因此,正好借这个项目,熟悉整个 ...
用户1332143 2009-2-27 21:56
寒假回来——FPGA市场评论
寒假在家里电脑不能上网,好久没来更新自己的博客了,首先感谢大家对我博客的支持。回来后马上开始了一个863项目,一直没有时间来写博客,今天总算有时间,上 ...
用户1332143 2009-1-8 22:12
【原创】同步脉冲发生器
在很多情况下,需要根据 FPGA 的外部输入信号产生一个脉冲去触发内部逻辑或外部器件,在 ASIC 中经常使用异步脉冲发生器,如下图所示: 不过 ...
用户1332143 2009-1-7 21:53
【原创】如何使组合逻辑节点不被优化
在 FPGA 中一般采用同步时序设计,比如在延时设计中,一般都是设计成延时几个时钟周期,这样程序可移植性比较好,多次编译的结果也相同,不过有时候为了满足 ...
用户1332143 2009-1-6 17:52
【原创】NIOS II自定义指令设计之实例篇
在 【原创】SOPC用户自定义指令设计之软件篇   和 【原创】SOPC用户自定义指令设计之硬件篇 中分别讲述了自定义指令在软件和硬件设计中的规范,在本文中,将 ...
用户1332143 2009-1-4 21:57
【新闻】2008 FPGA行业新闻回顾
今年以来,半导体产业受到了前所未有的打击,终端市场的疲软是最重要的原因之一。而FPGA由于其灵活多样性,似乎受到的影响会少一些,但仍然有裁员等缩减开支的行 ...
用户1332143 2008-12-28 20:38
【原创】选择芯片时千万注意芯片实际的工作温度
最近项目完成的仪器在测试时总是出现数据不准的情况,而在以前从没有出现类似情况,而且在室内测试时所有指标均满足要求,不过一到室外测试(仪器应用场合在室 ...
用户1332143 2008-12-24 22:14
【评论】Cortex-M1:第一款为FPGA所优化设计的ARM处理器
       今天偶然发现除了Altera的Nios II软核和Xilinx的MicroBlaze软核外,早在2007年,ARM就开发了一款专门为FPGA优化的ARM处理器:Cortex-M1,不过由于 ...
用户1332143 2008-12-23 21:50
【原创】SOPC用户自定义指令设计之软件篇
Nios II嵌入式系统软件设计(五) 在 SOPCBuilder 中添加自定义指令并将其集成到 Nios II 处理器后,在 Nios II IDE 中编译工程,在生成的 system. ...
用户1332143 2008-12-22 22:02
【原创】SOPC用户自定义指令设计之硬件篇
Nios II 嵌入式系统硬件设计(六)    最近一段时间一直在做SOPC用户自定义指令的设计,这里先写一篇自定义指令设计的硬件篇,后面还会陆续发布自定义 ...
用户1332143 2008-12-21 16:09
【原创】Verilog-2001新增特性(实例分析)
       Verilog-2001标准在2001年就发布了,不过翻了一些Verilog书籍,对Verilog-2001的新增特性很少有提及,即使提到了,也只是寥寥数语带过,其实在Ver ...
关闭 站长推荐上一条 /3 下一条