原创 奇怪,本人花了一个小时写的文章点击发表后竟然不见了。。。

2012-9-26 21:07 989 4 8 分类: 工程师职场

奇怪,本人花了一个小时写的文章点击发表后竟然不见了。。。 难道是该网站的BUG。。。突然间有点烦躁

PARTNER CONTENT

文章评论4条评论)

登录后参与讨论

用户424277 2012-9-27 16:20

为了给大家营造一个良好的环境,有时候带有明感词的文章会暂时被拦截,但是编辑们会很快给你放出的,谢谢关注EDN

用户1696769 2012-9-26 22:41

Jim,已经显示出来了,抱歉啊。

用户306090 2012-9-26 22:26

有可能是里面含有敏感词,要先经过管理员审批吧

ydcman_691947663 2012-9-26 21:19

这是经常会遇到的,这个网站没有发现;我一般长篇文章,都是先写在WORD或写字板里,然后再复制
相关推荐阅读
用户1501359 2015-06-15 00:19
小弟编写的FPGA设计经验总结感悟书籍:FPGA深度解析 准备上架销售,北航出版社出版
全书目录如下,从第九章开始为笔者对FPGA常用模块设计思想的深度阐述和解析,为作者从事逻辑设计之经验感悟与总结,希望大家多多指教 目录   第1章FPGA简介   1.1什么是...
用户1501359 2013-01-27 18:56
DSP硬件实现的优化(八)— saturation, rounding的原理和实现
    在数字信号处理系统中,大部分情况下数据都是用定点表示。但是由于DSP经常使用到乘法器,那么两个定点数相乘后的数的位宽将是两个操作数位宽之和。比如说A*B,A的位宽是(1,7,4),B的位宽是(...
用户1501359 2013-01-24 21:26
DSP硬件实现的优化(七)—硬件实现中的定点表示
    用硬件实现DSP基本上是基于定点的算法。什么叫做定 点呢?定点的意思就是小数点的位置是确定的,这是跟浮 点不同的地方。比如说,有一种常用的表示定点的方法, 比如说一个数的定点方...
用户1501359 2013-01-21 22:27
DSP硬件实现的优化(六)—多个M比特有符号数做累加运算时符号位的优化处理方法
    在通信系统中,经常会遇到多个数进行累加的情况。一般情况下,在更好的掌控时序的目标下,我们会选择用基于CSA结构的Wallace tree进行加法树压缩。基本上,参加运算的数都是有符号数,在这种...
用户1501359 2013-01-19 22:54
DSP硬件实现的优化(五)—输入数据带缺口时反馈环路的优化
    在通信数字信号处理中,经常会遇到带有反馈环路的设计。例如数字时钟恢复或者自适应均衡滤波器。该类设计的基础都是对输入数据进行滤波或者均衡,调相,而进行上述计算所用到的系数来自于该滤波器或者均...
用户1501359 2013-01-14 20:30
FPGA实践笔记(七)—verilog组合逻辑描述用assign或者always@(*)的区别和值得注意之处
    verilog描述组合逻辑一般常用的有两种:assign赋值语句和always@(*)语句。两者之间的差别有:     1. 被assign赋值的信号定义为wire型,被always@...
EE直播间
更多
我要评论
4
4
关闭 站长推荐上一条 /3 下一条