设计经验谈之一:<?xml:namespace prefix = o ns = "urn:schemas-microsoft-com:office:office" />
LVDS使用注意
1:差分线严格等长,误差最好不超过10mil(0.25mm)。
(差分线要求等长,一个是时序上的要求,另外主要是为了消除共模干扰)
2:100欧匹配电阻离接收端距离不能超过500mil,最好控制在300mil以内。
北京海明博科技位于中关村,海明博科技PCB布线业务介绍:
市场部电话:15010390265
公司网站 www.pc104arm.com
公司主要技术人员均来自清华大学,具有硕士及以上学历,在PCB布线和ARM、DSP及PowerPC等嵌入式板卡设计方面有多年的经验积累。
公司承接过的PCB布线设计包括:工控板,视频采集板,背板,摄像机主板,手机主板,USB产品等,涉及DSP,ARM,PowerPC,SDRAM,DDR,PCI和以太网等模块。
客户包括:清华大学,中科院,中国传媒大学等科研院所和ST(意法半导体),同方等各种规模的硬件设计公司。
常用布线工具包括:Cadence Allegro, PADS (Powerpcb),Protel (AD6) 等。
本公司和牧泰莱等制板公司有合作关系,可以提供PCB制板厂家推荐等配套服务,让客户享受更优惠的制板价格。
以下为公司以前承接的PCB布线设计的一些统计信息:
最高设计层数:16层
最小过孔:8MIL(4MIL激光孔)
最小线宽:3MIL,最小线间距:4MIL
最小BGA ball间距:0.5mm
普通密度板交货期7天。
文章评论(0条评论)
登录后参与讨论