原创 DSP系统电源的设计

2010-12-30 10:22 2643 6 10 分类: 消费电子

DSP系统一般有两种电压:核供电 (低, 多为 1.2, 1.6, 1.8V) 和 I/O (高, 多为5 3.3, 2.5V) ,两者供电是分开的。

电源加电顺序:

核电压要比 I/O 电压先加载, 至少要同时加载。如果IO电压存在而核电压不存在,会损害内核。同时电源关闭也应该遵循这样的条件。

(注:电源加电顺序2812是和其他不一样的,它是先给外部I/O上电然后再给核上电的。)

NOTE: TI DSPs do not require specific power sequencing between the core supply and the I/O supply. However, systems should be designed to insure that neither supply is powered up for extended periods of time if the other supply is below the proper operating voltage. Excessive exposure to these conditions can adversely affect the long term reliability of the device.

一般的方法有如下三种:

方法一: 两个电同时上, 选用两款同样的电压芯片, 供电也是一样的, 只是其输出电压可调;

方法二: 选用带双路输出的电源芯片. 芯片上有管脚来控制一二两路的输出顺序(由管脚上电压的高或者低来控制);

方法三: 如果用的是两个不同的电源芯片, 但是此电源芯片上有相当于输出使能的管脚;

模拟电路与数字电路的隔离:

为保证电源的纯净,模拟电路与数字电路独立供电。

1 两个电源芯片同时选用

2 一个电源芯片,但是通过电感或者磁珠进行隔离。

同时在电路设计中也要考虑电源的干扰等。

设计电源时要考虑的因素:

1.输出的电压、电流、功率;

2.输入的电压、电流;

3.安全因素;

4.输出纹波;

5.电磁兼容和电磁干扰;

6.体积限制;

7.功耗限制;

8.成本限制。

关于去耦电容:

去耦电容在集成电路电源和地之间有两个作用:一方面是本集成电路的蓄能电容,另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容值是 0.1μF,这个电容的分布电感的典型值是5μH。0.1μF的去耦电容有5μH的分布电感,它的并行共振频率大约在7MHz左右,也就是说,对于 10MHz以下的噪声有较好的去耦效果,对40MHz以上的噪声几乎不起作用。1μF、10μF的电容,并行共振频率在20MHz以上,去除高频噪声的效果要好一些。每10片左右集成电路要加一片充放电电容,或1个蓄能电容,可选10μF左右。最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起来的结构在高频时表现为电感。要使用钽电容或聚碳酸酯电容。去耦电容的选用并不严格,可按C=1/F,即10MHz取0.1μF,100MHz取 0.01μF。

推荐几款DSP的电源芯片:

TMS320LF24XX:TPS7333QD 5V-〉3.3v最大电流500mA

TMS320VC33:TPS73HD318 5V-〉3.3V和1.8V最大电流750mA

TMS320vc54xx:TPS73HD318 5V-〉3.3V和 1.8V最大电流750mA

TPS73HD301 5V-〉3.3V和可调 最大电流750mA

TMS320vc55xx: TPS73HD301 5V-〉3.3V和可调 最大电流750mA

TMS320C6000:PT6931 TPS56000 最大3A

本文参考DSP交流网(www.hellodsp.com)

详细出处:httpwww.hellodsp.combbsviewthread.phptid=328&extra=page%3D1

文章评论4条评论)

登录后参与讨论

用户1374016 2013-5-8 17:12

其实省电就像还价一样,有时候只是追求一种快感!

用户1545371 2013-5-8 10:21

谢谢作者。看这种科普性文章增进了我们技术人员的知识,又不像看论文的要花很多时间心思。

kent_rao_738407428 2013-5-7 16:54

好的,我来问问他。如果大家对这些文章感兴趣,我可以更多转载一些。

用户1602177 2013-5-7 14:51

分析地有意思,可以和上次看到的“ 原华为技术员:从技术层次解析“微信收费事件””进行对比阅读~~ 老医生,应该邀请您这位朋友来开博客啊~~呵呵~~

用户1039176 2011-9-16 10:10

实用

用户1572436 2011-1-9 12:37

谢谢

用户1397278 2011-1-6 10:48

学习了,谢谢

用户1101468 2011-1-3 22:32

学习了,谢谢
相关推荐阅读
用户1587532 2012-12-04 14:56
被忽略的硬件常识
          在特权同学的《都是IO弱上拉惹的祸》一文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初 期IO脚会有一个短暂(当时是持...
用户1587532 2012-12-04 14:56
都是IO弱上拉惹的祸
         开发的一款液晶驱动器,接收MCU过来的指令和数据进行图像显示。使用了一片可编程(带使能和PWM调节控制)的背光芯片。在CPLD设计中,上电复位状态将背光使能拉低(关闭),直到MC...
用户1587532 2011-12-29 09:39
四通道波形动态演示效果
 ">http:// http://v.youku.com/v_show/id_XMzM3MDY2NjYw.html   这效果,Cortex-M3可以吗?     ...
用户1587532 2011-12-21 12:54
高速绘图显示,还是FPGA给力
  示波器的效果,曾经以为难于上青天,殊不知咱用FPGA一样能够轻松效仿。目前只是单通道的显示效果,随后送上4通道独立或叠加的波形效果。          感兴趣的朋友不妨去看看他的详细参数:...
用户1587532 2011-10-12 10:23
Keil存储空间自定义分配
Keil存储空间自定义分配          看来Capital-Micro的软件支持包做得还不够到位啊,在51编程环境KeilC中使用Astro II器件光有个Capital Micro D...
用户1587532 2011-09-22 16:38
源同步信号跨时钟域采集的两种方法
源同步信号跨时钟域采集的两种方法            对于数据采集接收的一方而言,所谓源同步信号,即传输待接收的数据和时钟信号均由发送方产生。FPGA应用中,常常需要产生一些源同步接口信...
我要评论
4
6
关闭 站长推荐上一条 /2 下一条