原创 手工作业

2011-8-24 13:37 1761 12 14 分类: 消费电子

手工作业

 

          Cyclone4的第一次作业,MCU和逻辑个个移植的都算顺利,偏偏EPCS4无法写入JIC,折腾老久了,缺氧老弟支持也算到位,但今天总算把问题查个水落石出了。那个MSEL脚一定要按AS来接,不要听信JTAG模式优先级最高哪个都不碍事(推荐都接GND,结果悲剧了)。实际上,handbook描述的也很对,印象中Cyclone3时是把MSEL挨个引出跳线,测试后发现010下一切OK,所以作死接口后再也不去管它了。结果到Cyclone4“认真”看E文的下场就是接成了000。若是只用JTAG模式也对,但是实际应用中不可能这样干,虽然JTAG也能下载SOF到FPGA中在线调试,但MSEL模式一定要设成AS模式才能让EPCS干活。

        血的教训,在一坨GND中将MSEL1高高挑起,好在不远有个预留不用的晶振走线可以借用一下,高空作业,不容易啊……年轻的童鞋们,注意看了——这也是基本功哦!

1.jpg

 

         这就是我们的工作环境,虽然没有高楼林立,但也算得上杂草丛生啦,大伙都不容易啊……用最低的成本、最简陋的设备搭建出最完美的系统就是工程师的能耐了。

2.jpg

 

         这么严肃的话题,轻松一下吧,还好相机里还预留着几张。

3.jpg

 

4.jpg

 

 

PARTNER CONTENT

文章评论2条评论)

登录后参与讨论

用户1263968 2014-1-23 14:43

站在用户的角度来进行测量

用户1406868 2011-9-21 08:25

不错

用户1585927 2011-8-29 10:38

不错,要是能把那边分电路图贴上来更美了!
相关推荐阅读
用户1587532 2012-12-04 14:56
被忽略的硬件常识
          在特权同学的《都是IO弱上拉惹的祸》一文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初 期IO脚会有一个短暂(当时是持...
用户1587532 2012-12-04 14:56
都是IO弱上拉惹的祸
         开发的一款液晶驱动器,接收MCU过来的指令和数据进行图像显示。使用了一片可编程(带使能和PWM调节控制)的背光芯片。在CPLD设计中,上电复位状态将背光使能拉低(关闭),直到MC...
用户1587532 2011-12-29 09:39
四通道波形动态演示效果
 ">http:// http://v.youku.com/v_show/id_XMzM3MDY2NjYw.html   这效果,Cortex-M3可以吗?     ...
用户1587532 2011-12-21 12:54
高速绘图显示,还是FPGA给力
  示波器的效果,曾经以为难于上青天,殊不知咱用FPGA一样能够轻松效仿。目前只是单通道的显示效果,随后送上4通道独立或叠加的波形效果。          感兴趣的朋友不妨去看看他的详细参数:...
用户1587532 2011-10-12 10:23
Keil存储空间自定义分配
Keil存储空间自定义分配          看来Capital-Micro的软件支持包做得还不够到位啊,在51编程环境KeilC中使用Astro II器件光有个Capital Micro D...
用户1587532 2011-09-22 16:38
源同步信号跨时钟域采集的两种方法
源同步信号跨时钟域采集的两种方法            对于数据采集接收的一方而言,所谓源同步信号,即传输待接收的数据和时钟信号均由发送方产生。FPGA应用中,常常需要产生一些源同步接口信...
我要评论
2
12
关闭 站长推荐上一条 /3 下一条