原创 电源端VCCVDDVSSVEE的意义

2007-3-11 18:58 5277 9 9 分类: 模拟
转http://www.ednchina.com/blog/user_default.aspx?u=sealove518&page=8,喜欢就去支持他啊!
电源端VCC VDD VSS VEE 的意义



Vcc和Vee出现在双极型晶体管电路中,和集电极(collector)发射极(emitter)有关,所以 一正一负。 Vdd,Vss在MOS电路中出现,和漏级(Drain),源极(Source)有关,也是一正一负。


Vcc和Vdd是器件的电源端。Vcc是双极器件的正,Vdd多半是单级器件的正。下标可以理解为NPN晶体管的集电极C,和PMOS or
NMOS场效应管的漏极D。同样你可在电路图中看见Vee和Vss,含义一样。因为主流芯片结构是硅NPN所以Vcc通常是正。如果用PNP结构Vcc就
为负了。建议选用芯片时一定要看清电气参数。

补上一个关于ADC/DAC电源的定义:

ADC/DAC的管脚命名(AVCC、DVCC)并不代表这些管脚要连接到PCB版的哪个电源上,它只是表明这些管脚在IC内部的功能,即表明它们各自在芯片内部的功能

文章评论0条评论)

登录后参与讨论
我要评论
0
9
关闭 站长推荐上一条 /2 下一条