原创 信号完整性(二):接收端容性负载的反射

2013-4-3 11:39 4799 19 29 分类: 消费电子

信号的接收端可能是集成芯片的一个引脚,也可能是其他元器件。不论接收端是什么,实际的器件的输入端必然存在寄生电容,接受信号的芯片引脚和相邻引脚之间有一定的寄生电容,和引脚相连的芯片内部的布线也会存在寄生电容,另外引脚和信号返回路径之间也会存在寄生电容。


好复杂,这么多寄生电容!其实很简单,想想电容是什么?两个金属板,中间是某种绝缘介质。这个定义中并没有说两个金属板是什么形状的,芯片两个相邻引脚也可以看做是电容的两个金属板,中间介质是空气,不就是一个电容么。芯片引脚和PCB板内层的电源或地平面也是一对金属板,中间介质是PCB板的板材,常见的是FR4材料,也是一个电容。呵呵,搞来搞去,还是回到了最基础的部分。高手不要笑,太简单了。不过确实很多人看到寄生电容就感到有点晕,理解不透,所以在这里啰嗦一下。


回到正题,下面研究一下信号终端的电容有什么影响。将模型简化,用一个分立电容元件代替所有寄生电容,如图1所示。

1.gif
 
我们考察B点电容的阻抗情况。电容的电流为:
 
screenshot_1.jpg
 
随着电容的充电,电压变化率逐渐减小(电路原理中的瞬态过程),电容的充电电流也不断减小。即电容的充电电流是随时间变化的。

电容的阻抗为:
screenshot_2.jpg
 
因此电容所表现出来的阻抗随时间变化,不是恒定的。正是这种阻抗的变化特性决定了电容对信号影响的特殊性。如果信号上升时间小于电容的充电时间,最初电容两端的电压迅速上升,这时阻抗很小。随着电容充电,电压变化率下降,充电电流减小,表现为阻抗明显增大。充电时间无穷大时,电容相当于开路,阻抗无穷大。


阻抗的变化必然影响信号的反射。在充电的开始一段时间,阻抗很小,小于传输线的特性阻抗,将发生负反射,反射回源端A点的信号将产生下冲。随着电容阻抗的增加,反射逐渐过渡到正反射,A点的信号经过一个下冲会逐渐升高,最终达到开路电压。


因此电容负载使源端信号产生局部电压凹陷。精确波形和传输线的特性阻抗、电容量、信号上升时间有关。


对于接收端,很明显,就是一个RC充电电路,不是很严谨,但是和实际情况非常相似。电容两端电压,即B点电压随RC充电电路的时间常数呈指数增加(基本电路原理)。因此电容对接收端信号上升时间产生影响。


RC充电电路的时间常数为screenshot_3.jpg这是B点电压上升到电压终值的即37%所需的时间。B点电压10%~90%上升时间为
 
screenshot_4.jpg
 
 
如果传输线特性阻抗为50欧姆,电容量10pF,则10~90充电时间为1.1ns。如果信号上升时间小于1.1ns,那么B点电压上升时间主要由电容充电时间决定。如果信号上升时间大于1.1ns,末端电容器作用是使上升时间进一步延长,增加约1.1ns(实际应比这个值小)。图2显示了终端电容负载对驱动端和接受端产生影响的示意图,放在这里,让大家能有个感性的认识。
 
screenshot_5.jpg
 
 

至于信号上升时间增加的精确值是多少,对于电路设计来说没必要,只要定性的分析,有个大致的估算就可以了。因为计算再精确也没实际意义,电路板的参数也不精确!对于设计者来说,定性分析并了解影响,大致估算出影响在那个量级,能给电路设计提供指导就可以了,其他的事软件来做吧。举个例子,如果信号上升时间1ns,电容使信号上升时间增加远小于1ns,比如0.2 ns,那么这么一点点增加可能不会有什么影响。如果电容造成的上升时间增加很多,那可能就会对电路时序产生影响。那么多少算很多?看看电路的时序余量吧,这涉及到电路的时序分析和时序设计。


 总之接收端电容负载的影响有两点:

1、    使源端(驱动端)信号产生局部电压凹陷。

2、    接收端信号上升时间延长。

 在电路设计中这两点都要考虑。

 

于博士讲信号完整性系列

信号完整性(一):PCB走线中途容性负载反射

信号完整性(二):接收端容性负载的反射

信号完整性(三):PCB走线宽度变化产生的反射

信号完整性(四):信号振铃是怎么产生的

信号完整性(五):信号反射

 

PARTNER CONTENT

文章评论10条评论)

登录后参与讨论

用户1848747 2015-8-26 09:55

1.“电容负载使源端信号产生局部电压凹陷”这句话:开始电容短路瞬间应该产生完全负反射,使源端下冲到0V吧/ 2.电容何时算是充满电?也就是说电容相当于开路的时刻如何精确计算? 3.你说信号上升沿大于电容充电时间值,这个时间是ZC,还是多倍的ZC? 你说的实际使上升沿增大的值要小于电容充电时间值,是因为负载电容还并联其他阻抗,使实际的电容充电时间值减小?

用户1174682 2013-5-3 09:59

用户1670484 2013-4-8 13:00

mark。谢谢分享。

用户1142685 2013-4-4 15:57

深入浅出,通俗易懂

用户1666025 2013-4-1 22:09

不错。。。

用户1610239 2013-4-1 11:08

再看一遍,我又记得更深刻,看的更透彻了。

用户594991 2013-4-1 09:32

分析的很好,《信号完整性分析》一书上也有相关详细的介绍。

用户1688581 2013-3-31 14:05

分析的很好。

用户1569840 2013-3-29 22:04

期待读到您更多的精彩文章!从您的15.7视频中受益匪浅,谢谢!

用户1610239 2013-3-29 10:39

信号完整性 的学习,很棒!
相关推荐阅读
用户1687377 2013-08-19 15:11
对信号完整性培训的一点感触
  我本人以前就做过多年的信号完整性工程师,现在自己开公司做SI设计咨询,前几年也经常做一些培训(给一家培训公司做讲师),我就从一个讲师的角度来说说我的一点感触! 从多次的培训需求征集结果...
用户1687377 2013-05-22 16:47
走线的参考平面在哪
  走线的参考平面在哪? www.sig007.com   很多人对于PCB走线的参考平面感到迷惑,经常有人问:对于内层走线,如果走线一侧是VCC,另一侧是GND,那么哪个是参考平...
用户1687377 2013-05-07 10:34
信号完整性研究(四):信号上升时间与带宽
在前文中我提到过,要重视信号上升时间,很多信号完整性问题都是由信号上升时间短引起的。本文就谈谈一个基础概念:信号上升时间和信号带宽的关系。 对于数字电路,输出的通常是方波信号。方波的上升边沿非常...
用户1687377 2013-05-06 10:32
信号完整性研究(三):重视信号上升时间
信号的上升时间,对于理解信号完整性问题至关重要,高速pcb设计中的绝大多数问题都和它有关,你必须对他足够重视。 信号上升时间并不是信号从低电平上升到高电平所经历的时间,而是其中的一部分。业界对它...
用户1687377 2013-05-02 10:23
信号完整性研究(二):何时会遇到信号完整性问题
多年前,在我开始研究信号完整性问题时也曾经有过这样的疑问,随着对信号完整性理解的深入,便没有再仔细考虑。后来在产品开发过程中,朋友、同事经常向我提出这一问题。有些公司制作复杂电路板时,硬件总也调不...
用户1687377 2013-04-28 11:48
信号完整性研究(一):什么是信号完整性?
如果你发现,以前低速时代积累的设计经验现在似乎都不灵了,同样的设计,以前没问题,可是现在却无法工作,那么恭喜你,你碰到了硬件设计中最核心的问题:信号完整性。早一天遇到,对你来说是好事。 在过去的...
EE直播间
更多
我要评论
10
19
关闭 站长推荐上一条 /3 下一条