原创 How To Simulate Crosstalk In SigXplorer

2010-2-10 16:34 6618 3 4 分类: PCB
 

使用SigXplorer进行串扰仿真,主要是耦合传输线与激励源的设置


 


点击看大图


 


 


上述串扰仿真拓扑结构中需要注意的几点:


1.传输线一定是耦合的Trace,如图所示。而couple line是不行的


2.两个驱动源,一个设置为pulse或者custom,另一个设置为Quiet HI或者Quiet Low


3.如果是前仿真,试图通过仿真得出线宽与线距比的,要设置MS的线宽线距值


   一般线宽是定下的,通过扫描线距值来观察仿真结果


4.激励源为pulse或者custom的那条网络为攻击网络,另一条为被攻击网络


  仿真的结果是基于被攻击网络产生的干扰电压纹波,当然最重要的是通过眼图来得出jitter值从而进行时序计算


5.and so on…...


 


a5191c5a-4d3d-4dfa-939d-15d0bcc43464.GIF


 



 


得到波形如下:


 


点击看大图


 


 


方便查看,加粗线条:


 


点击看大图

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

用户435661 2013-2-22 14:04

我需要这样的师傅!
相关推荐阅读
用户208177 2011-07-31 17:55
SISOFT IBIS-AMI EVAL TOOLKIT
SiSoft_IBIS-AMI_Eval_Toolkit_v2_21.zip...
用户208177 2011-05-26 23:12
SPI4.2总线简介
SPI4.2即System Packet Interface Level 4 Phase 2的意思。是OIF(Optical Internetworking Forum)组织提出的一种并行总线,主要用...
用户208177 2011-05-26 23:04
Backplane Ethernet 简介
随着电子通信技术的高速发展,目前的总线带宽已经发展到10Gbps/40Gbps,正在100Gbps带宽迈进。XAUI/XLAUI、Interlaken、SPI4.1/SPI4.2、SPI5/SFI5等...
用户208177 2011-05-26 22:56
PCI-Express总线简介
PCI-Express的原名为3GIO (The 3rd Generation Input Output),是由Intel首先提出的,顾名思义,Intel当初提出时就是要将它作为第三代I/O接口标准(...
用户208177 2011-05-26 22:51
SPI5/SFI5总线简介
SPI5即System Packet Interface Level 5的意思,SFI5即SerDes Framer Interface Level 5的意思。SPI5/SFI5接口的带宽都是40Gb...
用户208177 2011-05-26 22:46
XAUI/XLAUI高速总线简介
 在以太网标准中,MAC层与PHY层之间的10Gbps/40Gbps/100Gbps速率等级所对应的接口分别为XGMII/XLGMII/CGMII,由于XGMII/XLGMII是并行总线,而且采用的是...
EE直播间
更多
我要评论
1
3
关闭 站长推荐上一条 /3 下一条