原创 浅谈RC电路

2023-3-28 16:45 262 1 1 分类: PCB

一博高速先生成员--孙宜文

本文示例的是较为常见的一阶RC积分电路,从时域角度来说,大家可能都听过RC时间常数,那么其充放电过程是怎样的?频域特性如何?有何规律,笔者借此篇文章和大家一起简单了解下,本文使用Sigrity Topology Explorer 17.4仿真软件。

先搭建一个简单的电路模型,观察时域波形,1V恒压源,路径上使用RC串联电路,R值为1Kohm,C值为1nf。探测电容端的充电电压及电流,仿真结果如下:

243-04.png

通过时域结果可以看到电容两端的电压和电流的变化,第二张图是标记了不同时间常数下的电容电压值。

电源V通过电阻给电容C充电,V0为电容上的初始电压,Vc为电容充满电后的电压,Vt为t时刻的电容电压,便可以得到以下计算公式:

Vt=V0+(Vc-V0)*[1-e^(-t/RC)],其中时间常数T=RC

在此链路中T=1*10^(-9) F * 1*10^3 ohm =1us,所以1T=1us。

每经过一个时间常数,电容两端的电压上升(1-1/e)大约是电源电压和电容两端电压之差的63.2%。从电路接通电源开始:

1us时,Vt=0+(1-0)*(1-1/e)≈0.632V,

2us时,Vt=0.632+(1-0.632)*(1-1/e)≈0.865V,

3us时,Vt=……

4us时,Vt=……

5us时,Vt=……

……

理论上5个时间常数后,电容基本上接近充满的状态了,不过是不可能完全充满的,因为公式里面的指数函数的值不可能会等于0,随着时间的无限延长,电容两端的电压也会无限趋近于1v,和前面仿真看到的时域响应的波形吻合。

了解时域的响应后接着看下频域响应,画出对应的电路图,

由频域模型图得知电阻的比值,即可计算出电路的网络函数表达式:H(ω)=Uout/Uin=1/(1+jωRC) 

幅频特性大致如下图:

 

可以看到,低频输出幅度大,高频输出幅度小。选择适当的截止频率可以让信号

的有效成分通过且使其夹带的毛刺得到合理抑制,这里的放大倍数0.707实际上也是我们常提到的增益为-3db的点,表示输出占输入幅度的1/√2,ωc=1/RC也作为截止频率衡量滤波性能的定性指标。由于具备这种频域特性,这种RC积分

电路常被用作于滤除高频的一些毛刺噪声。

好了,这期关于RC电路的分享就到这里,还有更多内容读者们敬请期待。

文章评论0条评论)

登录后参与讨论
相关推荐阅读
一博科技 2023-06-02 16:32
DDR跑不到速率,调整下PCB叠层就搞掂了?
高速先生成员--姜杰关于DDR的案例,高速先生已经分享过很多期的文章了,有通过修改主控芯片的驱动解决问题的,有通过修改PCB走线的拓扑来解决问题的,也有通过调节端接电阻来解决问题的,相对于下面即将登场...
一博科技 2023-05-23 13:37
小电源,大讲究,PCB电源信号完整性
高速先生成员--姜杰成功的电源设计千篇一律,失败的直流压降各有各的秘密。对于电源的直流压降,高速先生之前分享过一些低电压、大电流的电源案例,其实,对于种类繁多的小电源,由于电流相对较小,设计过程中更容...
一博科技 2023-05-17 10:31
解析DDR设计中容性负载补偿的作用
高速先生成员--孙小兵我们先来了解一下容性负载和感性负载对链路阻抗的影响。仿真链路模型如下图所示。链路中有三段50Ω的理想传输线,第一段和第二段之间增加一个电容模拟容性负载,第二段和第三段之间增加一个...
一博科技 2023-05-11 10:32
线宽变大,损耗变小;线宽无限大,损耗无限小?
一博高速先生成员:黄刚作为高速信号传输的重要的指标之一,损耗,无论是对硬件工程师,设计工程师还是我们SI工程师来说,都会是非常的关注。而对于像背板传输这种长距离的走线系统或是像芯片测试板要求损耗极小的...
一博科技 2023-05-04 13:56
别闹,电源纹波测试不开玩笑
一博高速先生成员:姜杰由于直流稳压电源一般是由交流电源经整流、滤波、稳压等环节而形成的,不可避免地会引入一些交流分量,这种叠加在直流电压上的交流分量称为纹波。关于电源的纹波测试,有这么一种的测试方法,...
我要评论
0
1
1
2
3
4
5
6
7
8
9
0
关闭 热点推荐上一条 /4 下一条