原创 ENTRY HDL绘制原理图并导入PCB EDITOR

2013-1-19 14:36 2290 6 6 分类: PCB 文集: cadence

 

我们利用上一篇文章做好的LM358元器件,绘制一个简单原理图图,并导入PCB editor,这样我们就算是完成了HDL原理图到PCB的流程,主要的操作都说了,剩下的一些细节,读者自己研究。
24343357_134181612722h5.jpg
24343357_1341816634SCiz.jpg
24343357_1341816613us0M.jpg
建立LM358工程,中间比较重要的一步是设置我们的358库文件目录。如上图。
24343357_1341816666JTG2.jpg
下面是我绘制好的原理图。
24343357_134181667914F2.jpg
如何从库中添加元器件。
24343357_1341816694dBcR.jpg
24343357_1341816707Bzl8.jpg
这里说一下,在给导线分配net的时候,要注意那个signal name对话框不可以关闭,等你分配完了net再关闭它,不然你分配不了net,这个和PCBeditor里面的区域约束绘制那个框很类似,还有其他的设置都是这样,不可以关闭对话框,估计是cadence的风格吧。
24343357_1341816739AqDL.jpg
原理图绘制完成后,要check,然后看看有啥错误,修改,直到check没有错误为止。
24343357_1341816744x0Bp.jpg
如果有错误,如下图,
24343357_1341817599NULQ.jpg
点击错误信息软件定位到产生错误的元器件。place holder property needs value set,这条出错信息你会经常见到哈哈。主要就是说,元器件属性有些选项没有设置正确的值。我们看看U1的属性。
24343357_1341817605DxBD.jpg
封装那个属性是?号,要输入实际的封装名称。修改如下图,然后check就好了。这里就提到了属性选项,在制作元器件库我也提到,如果PACT_TYPE属性,或者其他属性不需要,你就不要添加在元器件库文件里面,你添加了,在原理图要给它们一一赋值,想起来就烦。哈哈,不需要的我们就不要添加到属性里面了啊。
24343357_13418175958jf1.jpg
 
下面是tool | option里面的一些选项,有格点设置等等比较有用。
24343357_1341816748adH8.jpg
24343357_1341816752iSXI.jpg
好了导出网络表,看下图。
24343357_1341816758Bz1J.jpg
24343357_13418167645z3P.jpg
因为我前面的check做了,所以这里面没有错误,可以直接输入了pcb板中了。
24343357_1341816775Goqo.jpg
24343357_1341816779cT1p.jpg
24343357_13418167905WpG.jpg
我为了省事情,我使用的封装都是软件自带的,所以有点乱,没有关系,我主要是演示流程,现在看来我的原理图和库文件都是没有问题的啊。红色高亮net是VCC,蓝色高亮net是GND.
24343357_1341816796yChX.jpg
到此结束吧。
 
pcb

文章评论0条评论)

登录后参与讨论
我要评论
0
6
关闭 站长推荐上一条 /3 下一条