-
sunyzz
2017-6-6 22:05
-
【博客大赛】谁怕谁啊,我也是有年终奖的人
-
谁怕谁啊,我也是有年终奖的人 你们多土豪,我只有一个土 晃眼又是一年的时光走过,悄悄的又到了年尾,还记得年初的那个计划吗,你完成了多少?是不是除 ...
-
-
sunyzz
2017-6-6 22:05
-
【博客大赛】IC芯片设计经验如何处理跨时钟域1
-
如何处理跨时钟域 上一节讲了系统中如果出现跨时钟域的数据信号交互如果不进行同步处理可能会出现一系列不可期的问题,那么如果要处理该如何处理呢。 1) ...
-
-
sunyzz
2017-6-6 22:04
-
【博客大赛】跨时钟域处理之握手机制
-
2、数据信号的处理 一般数据传输时不能采用上面的方式,原因是上面的都是针对控制信号,一般都是单根信号,而数据一般都是1bit的以上的,例如一般的bus传输, ...
-
-
sunyzz
2017-6-6 22:04
-
【博客大赛】正式回归---我收获的一年
-
韶光易逝,青春易主 还有一个月就到2017年了,离上大学的那一年已经快十年了,十年之间,我们是朋友,我们是故人;还有30天就到2017年了,离我工作的那一年 ...
-
-
sunyzz
2017-6-6 22:02
-
【博客大赛】从EDNCHINA博客大赛有所悟
-
我是从12年左右的时候开始接触EDNchina的,在这个论坛里我收获了很多的东西,譬如有些不错的资料,疑难杂症时得到别人的帮助,不知不觉从一个学生族成长到 ...
-
-
sunyzz
2017-6-6 22:01
-
【博客大赛】IC设计经验跨时钟域异步FIFO
-
2.3)异步fifo 事实上所有的同步问题都可以用异步fifo来处理,以一个时钟域将数据写入fifo,另一个时钟域将数据读出来,但是为什么不这样做呢,而是只有大批 ...
-
-
sunyzz
2017-2-17 15:10
-
运算放大器使用规则
-
运算放大器,对于学理工科的学生来说是一个耳熟能详的词。这个知识领域在大学阶段算是很有难度的了,学过电子线路的朋友一定对其不陌生,如计算增益,计算反馈 ...
-
-
sunyzz
2017-2-17 11:29
-
【转】看穿芯片之概述
-
曾经遇到一个问题,两个芯片,同样的Cortex-A53,同样的总线,同样的频率,同样的缓存和内存大小,跑同样的内存测试,性能差了40%。而经过优化之后,反超了20% ...
-
-
sunyzz
2017-2-17 10:05
-
SOC感悟-----时序分析1
-
时序分析: IC时序验证用两种方法实现:一是动态时序分析,即根据电路中提取的延时参数,通过仿真软件动态的仿真电路以验证时序是否满足要求。二是静态时序 ...
-
-
sunyzz
2017-2-17 09:58
-
SOC感悟--时序分析2建立时间保持时间
-
2、 为什么会有setup(建立时间)和hold(保持时间)(注:这部分参考了网上的资料) 建立时间粗略示意 保持时间简单示意 图1经典的上升沿 ...
-
-
sunyzz
2017-2-17 09:49
-
SOC感悟----建立时间图文分析
-
3、建立时间时序路径逐个解析 1)Path2:从DFF的clk pin到另一个DFF/D端; 建立时间可以看成是最大的delay。 从上图的波形可以看出,要想让uff1稳 ...
-
-
sunyzz
2017-2-17 09:27
-
SOC感悟----保持时间图文解析
-
4、保持时间时序路径逐个解析 Hold可以理解为最小的delay需求。 有图可以得到如下公式 Tlaunch + T + Tck2q + Tdp = Tcapture + T + Thold ...
-
-
sunyzz
2017-2-17 09:13
-
SOC感悟-----多周期路径图文解析
-
5、多周期路径 建立时间(setup) 多周期路径一般用在比较复杂的逻辑约束中,这些复杂的逻辑根本不可能在一个周期内完成,所以会出现多周期路径,例如 ...
-
-
sunyzz
2017-2-17 08:54
-
SOC感悟----异常路径的时序分析
-
6、false 路径 硬件设计中总是会存在一些不可能的逻辑电路路径,这一种路径需要设置成false path,目的是让工具不再对其进行优化和时序检查。比较常见的fal ...
-
-
sunyzz
2017-2-9 11:53
-
【博客大赛】电子工程师的烦恼,你不懂!
-
一、为毛总是我,曾经的你 曾梦想仗剑走天涯 看一看世界的繁华 年少的心总有些轻狂 如今你四海为家 曾让你心疼的姑娘 如今已悄然无踪影 爱情总 ...
-
关闭
站长推荐
/3