资料
  • 资料
  • 专题
基于CPLD技术的FPGA快速加载方案研究
推荐星级:
时间:2019-06-28
大小:154.51KB
阅读数:220
上传用户:xld0932
查看他发布的资源
下载次数
2
所需E币
0
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
因为FPGA 具有可编程与可升级的具体特点,其已经被广泛地运用在现代化通信系统中。同时其存在着一定程度的易失性缺陷,每次进行上电之后都需要对FPGA 进行重新加载。伴随着现代化通信系统复杂程度的不断提升,FPGA 配置处理文件愈来愈大,相应的加载时间愈来愈长,这会直接影响到系统的开启时间。为了能够提升FPGA 的加载效率,提出一种基于CPLD 技术的FPGA 快速加载方案,这种方法不但可以提升FPGA 的加载效率,同时可以节约CPU 与FPGA 的GIPO 管脚, 从而缩减系统的启动执行时间,这可以适用于现代化通信系统中。
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书