资料
  • 资料
  • 专题
16位定点DSP“ES51D16”的可测性设计
推荐星级:
时间:2020-11-17
大小:2.46MB
阅读数:395
上传用户:xgp416
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
16位定点DSP“ES51D16”的可测性设计
资源大小:2.46MB
[摘要] 随着集成电路的设计规模不断扩大和设计周期的逐渐缩短,系统芯片(soC, system on_a_C11ip)设计已成为芯片设计的主流。可测性设计因其能够显著减少 测试开销、提高设计的可测性而受到广泛的关注,因此,SoC的可测性设计必然 成为芯片设计的焦点之一。 本文在深入研究S

版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书