数字时钟电路图大全 数字时钟电路图全集 一.数字电子钟的原理 石英晶体振荡器和六级十分频器组成标准秒发生电路。其中“非”门用作整形以进一步改善输出波形。 利用二-十计数器的第四级触发器 Q3 端输出脉冲频率是计数脉冲的 1/10,构造一级十分频器。如果石英晶 体振荡器的震荡频率为 1MHz,则经六级十分频后,输出脉冲的频率为 1Hz,即周期为 1s,即标准秒脉冲。 标准秒脉冲进入秒计数器进行六十分频后,得出分脉冲;分脉冲进入分计数器再经六十分频后得出时 脉冲;时脉冲进入时计数器。时、分、秒各计数器经译码显示出来。最大显示值为 23 小时 59 分 59 秒,再 输入一个脉冲后,显示复位成零。比如,计数器可选 74LS161 芯片、译码器可选 74LS248、显示器可选 L C5011-11。 校“时”和校“分”的校准电路是相同的,今以校“分”为例。“与非”门 G1、G2、G3 构成一个二选一电路。 正常计时时,通过基本 RS 触发器打开“与非”门 G1而封闭 G2门,这样秒计数器输出的脉冲可经 G1、G3 进入分计数器,而此时 G2由于一个输入端为 0,校准用的秒脉冲进不去。在校准“分”时,按下开关 S1, 情况正好适反:G1被封门而 G2打开,标准秒脉冲直接进入分计数器进行快速校“分”。 二.日历时钟电路图 1 [图文] 日历时钟和存储电路 [图文] CH452 的完整应用电路 [组图] CH452 组成 64 键的键盘扫描电路 (8X8 键盘扫描 电……