资料
  • 资料
  • 专题
TPC码译码器硬件仿真的优化设计
推荐星级:
时间:2019-12-28
大小:191.59KB
阅读数:173
上传用户:quw431979_163.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
介绍一种TPC码迭代译码器的硬件设计方案,基于软判决译码规则,采用完全并行规整的译码结构,使用VHDL硬件描述语言,实现了码率为1/2的(8,4)二维乘积码迭代译码器,并特别通过硬件测试激励来实时测量所设计迭代译码器的误码率情况,提出了优化设计方案,和传统的硬件仿真方法相比大大提高了仿真效率.仿真结果证明该译码器有很大的实用性和灵活性. TPC码译码器硬件仿真的优化设计 郭丽,蒋卓勤 (西安通信学院,陕西西安7101()6) 摘要:介绍一种仲C码迭代译码器的硬件设计方案,基于软判决译码规则。采用完全并行规整 的译码结构,使用VHDL硬件描述语言,实现了码率为1,2的(8,4)二维乘积码迭代译码器,并特别通 过硬件测试激励来实时测量所设计迭代译码器的误码率情况,提出了优化设计方案,和传统的硬件仿 真方法相比大大提高了仿真效率。仿真结果证明该译码器有很大的实用性扣灵活性。 关键词:Ⅱ,c码软判决译码外信息速代译码VHDLⅡBA Optimized desigIl of Turbo product code decoder衍th hardware simulation GUOⅡ,J【ANG zhuo QiⅡ (](i’衄……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书