IBIS model verification IBIS模型验证 1. IBIS模型 IBIS:Input/output Buffer Information Specification 输入输出缓冲信息规范 I/O Buffer : 我们一般认为IC由三部分组成:封装、Core和I/O Buffer。Core是内部的核心逻辑电路,电源电压较低。而I/O Buffer是Die上的接口电路,电源电压一般较高,驱动能力较强,是core和别的IC之 间的连接桥梁。I/O Buffer和封装是周边器件能“看见”的部分。 IBIS模型是一种用文本方式描述的行为级的模型,就是相当于黑盒观察一个电路器件 ,用一些接口参数来描述器件电气性能,仿真算法为查表和外推方式,不管电路内部 结构的模型。 IBIS模型的优点是:知识产权保护,仿真速度快,大多数仿真工具都支持。 IBIS模型一般来源于SPICE模型仿真和测试。 IBIS模型能够用来仿真哪些内容:传输线反射,电源地反弹, output slew rate. IBIS模型精度:IBIS模型本身并没有理论缺陷,事实上在板级仿真上也足够精确,和 SPICE模型相比只是抽象级别不一样,任何模型在不同的抽象层次上都是“行为”模型。 只是现实操作中IBIS模型数据多数来源于SPICE仿真,且采样数目不够多,通常认为 SPICE仿真比IBIS仿真精度高。 2. IBIS模型讲解 文件结构:器件(component )和模型(model) IBIS模型五要素: 上下拉VI曲线(pull up/pull down VI) 钳位曲线(powe……