资料
  • 资料
  • 专题
全面介绍 全面介绍Altium Designer Altiu...
推荐星级:
类别: 消费电子
时间:2020-01-13
大小:1.59MB
阅读数:257
上传用户:微风DS
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
全面介绍 全面介绍Altium Designer Altium Designer的信号完整性分析功能 的信号完整性分析功能 V1信号完整性分析 全面介绍Altium Designer的信号完整性分析功能 V1.0 1 信号完整性概述 2 信号完整性简介 现象一 在高速数字系统中,由于脉冲上升/下降时间通常在10到几百p秒, 当受到诸如内连、传输时延和电源噪声等因素的影响,从而造成脉 冲信号失真的现象; 现象二 在自然界中,存在着各种各样频率的微波和电磁干扰源,可能由于 很小的差异导致高速系统设计的失败; 现象三 …………. 如何解决? 在电子产品向高密和高速电路设计方向发展的今天,解决一系列信 号完整性的问题,成为当前每一个电子设计者所必须面对的问题。 业界通常会采用在PCB制板前期,通过信号完整性分析工具尽可能 将设计风险降到最低,从而也大大促进了EDA设计工具的发展…… 3 信号完整性简介 信号完整性(Signal Integrity,简称SI)问题是指高速数字电路中, 脉冲形状畸变而引发的信号失真问题,通常由传输线不阻抗匹配产生 的问题。而影响阻抗匹配的因素包括信号源的架构、输出阻抗 (output impedance)、走线的特性阻抗、负载端的特性、走线的拓朴 (topology)架构等。解决的方式可以采用端接(termination)与调整走 线拓朴的策略。 常用的端接方式比较: 端接类型 串接方式 并接方式 Thevenin方式 二极管方式 RC方式 相对成本 低 低 中 高 中 信号时延 功率耗费 临界参数 显著 很小 很小 很小 很小 低 高 高 低 中 Rs=Z0=R0 R=Z0 R=2 * Z0 无 R=Z0,C=20~600pF 特性 良好的DC噪声 功耗太大 大功率CMOS 极限过冲,振铃 带宽阻碍 4 信号完整性简介 信号完整性问题通常不是由某个单一 因素导致的,而是板级设计中 多种因素共同作用的结果。信号完整性问题主要表现形式包括信号 ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书