高速CCD摄像机驱动时序发生器的设计及基于CPLD技术的实现
时间:2019-12-20
大小:147.7KB
阅读数:131
查看他发布的资源
资料介绍
摘 要:在分析DALSA公司的IA-D1型高速CCD器件驱动时序关系的基础上,设计了可调曝光时间和高速摄像机驱动时序发生器。选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用EDA软件对所设计的驱动时序发生器进行了功能仿真。针对Lattice公司的可编程逻辑器件ISPLS15256进行适配。系统测试结果表明,所研制的驱动时序发生器不仅可以满足高速CCD摄像机的驱动要求,而且还能够调节其曝光时间。……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或
联系我们 删除。