资料
  • 资料
  • 专题
FPGA有限状态机模拟I^2C总线设计
推荐星级:
时间:2019-12-20
大小:199.41KB
阅读数:185
上传用户:2iot
查看他发布的资源
下载次数
0
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
摘 要:以I^2C总线协议为根据。用有限状态(FSM:Finite State Machine)设计了基于FPGA的I^2C初始化程序模块。主要内容包括简述I^2C总线的特点;介绍用FPGA中FSM开发I^2C总线模块时的设计思想和实现过程;给出并解释了部分用Verilog HDL 描述I^2C总线初始化SAA7111和SAA7121的程序,最后在QuartusⅡ中进行了I^2C总线主从模式下的时序仿真和用其内嵌逻辑软分析仪SignalTapⅡ完成了硬件调试。[第一段]……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书