资料
  • 资料
  • 专题
高速可重构AES的设计与实现
推荐星级:
时间:2019-12-25
大小:289.27KB
阅读数:304
上传用户:微风DS
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
提出一种可重构AES硬件架构,对加/解密运算模块和密钥扩展模块进行了可重构设计,使其能够适配128bit、192bit、256bit三种密钥长度的AES算法,并针对列混合模块进行了结构优化.在FPGA上进行了验证与测试,并在0.18μm SMIC工艺下进行了逻辑综合及布局布线.结果表明其核心时钟频率为270MHz,吞吐量达到3.4Gb/s,能够满足高性能的密码处理要求. 高速可重构AES的设计与实现 任巧,戴紫彬,李伟 (解放军信息工程大学电子技术学院,河南郑州450004) 摘 要:提出一种可重构AES硬件架构,对加/解密运算模块和密钥扩展模块进行了可重构设 计,使其能够适配128bit、192bit、256bit三种密钥长度的AES算法,并针对列混合模块进行了结构优 化。在FPGA上进行了验证与测试,并在0.181山m SMIC工艺下进行了逻辑综合及布局布线。结果表明 其核心时钟频率为270MHz,吞吐量达到3.4Gb/s,能够满足高性能的密码处理要求。 关键词:可重构;AES;密钥扩展;列混合 Design and implementation of high speed reconfigurable AES REN Qiao,DAI Zi Bin,LI Wei ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书