采用分步方法来验证嵌入式处理器与设计其他部分之间的交互,可在验证流程中及早发现错误,以便最轻松地进行调试和纠正,从而节省时间。使用可移植性激励,可从描述的测试意图着手,生成高质量的测试激励,并将目标重定向到多个环境。
本文展示了如何针对 SoC 集成测试所包含的 SoC 寄存器访问测试,将单一测试意图描述轻松地定向到 UVM 和嵌入式软件环境。我们还展示了如何使用 Mentor 的 Questa inFact 可移植性激励工具,对此测试意图进行描述,并将目标定向到特定环境。
采用分步方法来验证嵌入式处理器与设计其他部分之间的交互,可在验证流程中及早发现错误,以便最轻松地进行调试和纠正,从而节省时间。使用可移植性激励,可从描述的测试意图着手,生成高质量的测试激励,并将目标重定向到多个环境。
本文展示了如何针对 SoC 集成测试所包含的 SoC 寄存器访问测试,将单一测试意图描述轻松地定向到 UVM 和嵌入式软件环境。我们还展示了如何使用 Mentor 的 Questa inFact 可移植性激励工具,对此测试意图进行描述,并将目标定向到特定环境。