原创 利用SignalTapII验证ADC采样结果

2012-12-3 12:08 1451 17 17 分类: FPGA/CPLD 文集: QuartusII

SignalTapII可以实时查看FPGA处理的数据,当然也可以显示FPGA读取的ADC采样结果,一般我们看到都是各种进制的数字,有了Virtual JTAG以后也可以把这些数据读出来再利用其它软件进行数据分析比如ADC输入信号的重建等。如果只是单单为了ADC输入和输出的重建验证,其实SignalTapII本身就可以做到,只要更改SignalTapII里相应ADC采样值的现实模式为“line chart”即可,如下图所示:

adc_smaple1.jpg

文章评论0条评论)

登录后参与讨论
我要评论
0
17
关闭 站长推荐上一条 /2 下一条