原创 【博客大赛】王道霸道之我见

2013-12-1 19:09 1536 20 21 分类: 工程师职场 文集: 杂谈

最近在自己喜欢的论坛上看到一场关于王道和霸道的辩论,喜欢王道一方是认为TG现在实行的或者希望TG以后实行的是王道,认为米帝实行的就是所谓的霸道;而反方观点并不是喜欢霸道,而是认为根本就没有所谓的王道和霸道的区别,一切都是基于实力的表现而已。

 

如果要辩,那首先就要搞清楚到底辩的是什么,如果我理解没错,或者我们假设争辩的主题就是“TG是王道,MD是霸道”。那么作为正反双方就需要先搞清楚王道和霸道的概念才行。个人理解所谓王道和霸道应该具有一定的对立统一性,首先对立,从字面意思就能看出来,一个是“王”一个是“霸”,而统一就是都归结为“道”。

 

关于道,中国古典时期有过很多总结:

“有道”和“无道”,帝王有道则是明君,帝王无道便是昏君。

“得道多助,失道寡助”,这个应该不是空洞的陈词滥调吧。

“朝闻道,夕可死”、“道不同不相为谋”

甚至连下三滥都有自己的道,即“盗亦有道”。

 

以上分析,说明“道”是个很高级的规范,应该是很好的东西,它并不是一个什么东东都可以往里装的框。想来也就“仁”、“义”、“礼”、“智”、“信”、“诚”等等应该可以。这些大家公认的,好的东西就是我所理解的“道”,如果你不同意,那么就没有必要往下辩了。

 

下面回到最初辩题,即TG实行的是王道,MD实行的是霸道。这里有主语的限定,即TG和MD。同时也有对道的修饰,想来赞成上述观点应该认为“王道”是属于上述好的道,而霸道有时候不一定就是贬义,当然大部分情况下也不是什么好东西,顶多属于一个贬偏中性的东东。

 

接着我们看看反方提出的论据,即李世民灭高丽是因为李世民拍脑袋想出来,认为高丽会对后世李家子孙的王朝有威胁,所以就派兵灭了高丽。这里论据先不管“拍脑袋”是如何牵强,也不管高丽是否事先有无挑衅大唐,就假定李世民莫名其妙地无缘无故地就要把高丽灭了,也不能推翻掉历史给他“明君”的定论吧。另外一个论据是大汉驱逐匈奴奠定了当今中央之国的版图,所以认为汉武帝不是王道。正方认为,古典理论上有王道,并不需要每个王朝都要实行王道。其实这个论据也有点牵强,我们知道匈奴犯境从汉朝之前就有,自汉高祖建立汉朝,可谓修养生息,近乎忍辱负重60年,到武帝,反戈一击驱除匈患,从此北部边境长时间基本无忧,这其实就是宣化了王道。

 

回到“MD是霸道”,其实二战及二战后初期,MD还是相当“正能量”的,虽然也经常干些偷鸡摸狗之勾当。但是随着二级世界逐渐过渡到一级独大,我们都看到了什么,真正在现实中看到了所谓的霸道。从伊拉克到阿富汗再到***,眼面前的对待埃及的双重标准,真是霸气侧漏啊。按照某些人的感觉,这是人家实力体现。但是实力比别人强不应该将自己的价值观强加给别人吧?!所以说王道和霸道的根本区别应该是实力强大以后是不是要为了一己私利而强力输出价值观。王道不反对输出价值观,但是必须是在平等自愿条件下和平输出。

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

coyoo 2013-8-20 12:34

有审查?我怎么发现一瞬间文章不见了?!
相关推荐阅读
coyoo 2024-12-25 14:13
ALTERA Cyclone 10器件的使用-8:特定的上电顺序
概述 Intel 要求用户为其10代FPGA器件使用特定的上电和掉电顺序,这就要求用户在进行FPGA硬件设计的时候必须选择恰当的FPGA供电方案,并合理控制完整的供电上电顺序。经过在Cyclone 1...
coyoo 2024-12-22 11:46
AD9218子板在新处理板上表现的问题
概述 新的数据处理板融合了数字和数据处理功能模块,计划采用ADI的4通道串行ADC芯片代替之前的并行ADC。由于初次使用,所以初次设计时预留了AD9218的子板的插槽。 在调试AD9633功能的同时并...
coyoo 2024-12-14 17:15
在Cyclone 10 GX器件上实现高精度TDC探索
概述 Cyclone 10 GX器件的ALM结构与Cyclone V类似,所以在Cyclone 10 GX器件上实现TDC功能理论上是可以完全参考甚至移植自Cyclone V系列的成功案例。但是,现实...
coyoo 2024-12-10 13:28
Cyclone V GX FPGA设计TDC的优化问题
概述 通过前面的研究学习,已经可以在CycloneVGX器件中成功实现完整的TDC(或者说完整的TDL,即延时线),测试结果也比较满足,解决了超大BIN尺寸以及大量0尺寸BIN的问题,但是还是存在一些...
coyoo 2024-12-03 12:20
比较器检测模拟脉冲说明(四)
概述 说明(三)探讨的是比较器一般带有滞回(Hysteresis)功能,为了解决输入信号转换速率不够的问题。前文还提到,即便使能滞回(Hysteresis)功能,还是无法解决SiPM读出测试系统需要解...
coyoo 2024-11-16 13:54
不同ADC采样同一前端模拟信号时转换用时差异分析
概述 同一组前端模拟信号接入由不同型号ADC组成的模数转换电路时,采样后在FPGA中发现采样用时差异较大。本文主要分析这个时间差异形成的原因,并记录该差异产生对系统造成的影响。系统数字化简介 项目前端...
EE直播间
更多
我要评论
1
20
关闭 站长推荐上一条 /3 下一条