原创 由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大?

2015-7-30 21:37 4568 12 13 分类: PCB 文集: pcb设计

对于噪声敏感的IC电路,为了达到更好的滤波效果,通常会选择使用多个不同容值的电容并联方式,以实现更宽的滤波频率,如在IC电源输入端用1μF、100nF和10nF并联可以实现更好的滤波效果。那现在问题来了,这几个不同规格的电容在PCB布局时该怎么摆,电源路径是先经大电容然后到小电容再进入IC,还是先经过小电容再经过大电容然后输入IC。

我们知道,在实际应用中,电容不仅仅是理想的电容C,还具有等效串联电阻ESR及等效串联电感ESL,如下图所示为实际的电容器的简化模型:

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? - 第1张  | 吴川斌的博客

在高速电路中使用电容需要关注一个重要的特性指标为电容器的自谐振频率,电容自谐振频率公式表示为:

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? - 第2张  | 吴川斌的博客

 

自谐振频率点是区分电容器是容性还是感性的分界点,低于谐振频率时电容表现为电容特性,高于谐振频率是电容表现为电感特性,只有在自谐振频率点附近电容阻抗较低,因此,实际去耦电容都有一定的工作频率范围,只有在其自谐振频率点附近频段内,电容才具有很好的去耦作用,使用电容器进行电源去耦时需要特别注意这一点。

电容的特性阻抗可表示为:

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? - 第3张  | 吴川斌的博客

可见大电容(1uF)的自谐振点低于小电容(10nF),相应的,大电容对安装的PCB电路板上产生的寄生等效串联电感ESL的敏感度小于小电容。

SO,小电容应该尽量靠近IC的电源引脚摆放,大电容的摆放位置相对宽松一些,但都应该尽量靠近IC摆放,不能离IC距离太远,超过其去耦半径,便会失去去耦作用。

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? - 第4张  | 吴川斌的博客

 

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? - 第5张  | 吴川斌的博客

 

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? - 第6张  | 吴川斌的博客

 

以上情况适用于未使用电源平面的情况,对于高速电路电路,一般内层会有完整的电源及地平面,这时去耦电容及IC的电源地引脚直接过孔via打到电源、地平面即可,不需用导线连接起来。

 

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? - 第7张  | 吴川斌的博客

原创文章,转载请注明: 转载自 吴川斌的博客 http://www.mr-wu.cn/ 

本文链接地址: 由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大? http://www.mr-wu.cn/decoupling-caps-pcb-layout/

PARTNER CONTENT

文章评论1条评论)

登录后参与讨论

用户413695 2016-3-20 20:58

赞赞赞
相关推荐阅读
吴川斌 2016-05-16 10:59
PCB走线角度选择 — PCB Layout 跳坑指南
现在但凡打开SoC原厂的PCB Layout Guide,都会提及到高速信号的走线的拐角角度问题,都会说高速信号不要以直角走线,要以45度角走线,并且会说走圆弧会比45度拐角更好。事实是不是这样?PC...
吴川斌 2015-11-18 23:09
Cadence Sigrity PowerDC 解决高速电路电源完整性DC电源分析的利器
Cadence Sigrity电源完整性仿真工具箱中的PowerDC,正如其名称组成所述(Power+DC),主要应用于DC电源在PCB板上的电源完整性问题仿真,包括:整板电源IR-Drop、电流...
吴川斌 2015-11-18 23:06
关于Cadence 2015 PCB 技术巡回研讨会
Cadence 2015 PCB 技术巡回研讨会深圳站老wu因工作原因遗憾的错过了,根据小伙伴们现场微信朋友圈秀出来的图片来看,这个研讨会的内容还是很棒的,除了免费的海鲜大虾午餐,还介绍了很多关于...
吴川斌 2015-11-01 22:49
在PCB板边走高频高速信号线的注意事项–高频高速信号设计基本原则
我们经常在教科书或者原厂的PCB Design Guide里看到一些关于高频高速信号的设计原则,其中就包括在PCB电路板的边缘不要走高速信号线,而对于板载PCB天线的设计来说,又建议天线要尽量靠近板边...
吴川斌 2015-11-01 22:47
高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题
VIA过孔是PCB电路板上必不可少的组成部分,可以说,对于多层电路板而言,怎么可能没有过孔via存在呢?当然,对于高速信号传输线来说,要尽量避免过孔的寄生参数对信号传输造成影响,尽量少打过孔,但是对于...
吴川斌 2015-10-20 23:10
高速信号PCB布线要注意避免信号回流路径不连续造成信号完整性问题
高速信号PCB布线要注意避免信号回流路径不连续,造成信号环路增大,产生EMI超标及串扰问题。 我们知道,电子电路总是需要形成一个闭环回路的。对于PCB上的高速信号传输线来说,其信号的回流路径总...
EE直播间
更多
我要评论
1
12
关闭 站长推荐上一条 /3 下一条