原创 高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题

2015-11-1 22:47 6296 22 22 分类: PCB 文集: pcb设计

VIA过孔是PCB电路板上必不可少的组成部分,可以说,对于多层电路板而言,怎么可能没有过孔via存在呢?当然,对于高速信号传输线来说,要尽量避免过孔的寄生参数对信号传输造成影响,尽量少打过孔,但是对于很多高速信号总线来说,打孔换层是没法避免的。比如说,BGA封装的CPU除了第一、二排之外的pin脚,是需要打孔换层扇出走线的。

高速信号打via过孔,是有很多需要注意的地方,不同的信号频率,会有不同的优化方法,信号频率越高,via过孔对信号的影响因素也越重要。这里老wu(www.mr-wu.cn)主要谈谈高速信号总线打孔换层时对参考平面的影响。

高速信号总线打孔换层时,要尽量减少由Via打孔,把参考平面打烂,形成分隔槽,影响信号的回流路径,造成信号完整性问题。对于高速信号,要保证信号有非常好的回流路径。要保持特征阻抗一致,参考平面完整是非常重要的,参考平面即信号回流平面不能被打断。

因此,要注意PTH孔的间隔(≥ 10 mils) ,以利形成power与GND的通道。采用via错开打孔的方式,避免via打孔区域对于内层的参考平面形成分割槽。

 

高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第1张  | 吴川斌的博客

高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第2张  | 吴川斌的博客

高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第3张  | 吴川斌的博客

高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第4张  | 吴川斌的博客

高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第5张  | 吴川斌的博客

高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第6张  | 吴川斌的博客

 

 

微信 OR 支付宝 扫描二维码
为老wu 打个赏
高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第7张  | 吴川斌的博客高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 - 第8张  | 吴川斌的博客
金额随意 快来“打”我呀~

原创文章,转载请注明: 转载自 吴川斌的博客 http://www.mr-wu.cn/ 

本文链接地址: 高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题 http://www.mr-wu.cn/avoid-vias-perforating-plane-layers/

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
22
关闭 站长推荐上一条 /3 下一条