原创 AC耦合电容优化(上)

2014-2-12 10:55 3808 18 24 分类: 消费电子

作者:一博科技SI工程师张吉权 

 摘要:从系统角度看,随着系统信号速率25Gbps即将到来和未来更高高速率的发展,SerDes(高速串行)信号通道上一个很小阻抗不连续的问题都会带来反射,串扰,模态转换和其它一些影响。这些SI(信号完整性)带来的问题将会使得系统出问题的风险大大增加。AC耦合电容以往被视为对系统影响很小,设计比较随意,但随着10Gbps以及跟高的信号速率,不好的AC耦合电容设计带来的问题将不可忽视。
      关键词:阻抗 SerDes AC耦合电容 插损 (IL) 回损(RL)共模
    1.引言
      SERDES(串行信号)差分通道上通常都有AC耦合电容。每个电容本身,电容的扇出引线和电容换层过孔都是一个阻抗不连续点。高速串行信号对于阻抗一致性提出非常高的要求,如果阻抗匹配不好将会带来反射,最后影响整个通道的IL (插损), RL(回损), Jitter(抖动)以及 BER(误码率),最终影响整个通道性能。本文从AC耦合电容pad处理以及扇出走线来分析AC耦合电容的设计对通道SI影响。
      2.AC耦合电容位置及容值大小
      一般来讲AC耦合电容的位置和容值大小都是由信号的协议或者芯片供应商去提供,对于不同信号和不同芯片,其位置和容值大小都是不一样的。比如PCIE信号要求AC耦合电容靠近通道的发送端,SATA信号要求AC耦合电容靠近连接器处,对于10GBASE-KR信号要求AC耦合电容靠近信号通道的接收端。

 
图2.1 10BASE-KR信号AC耦合电容规范
 
图2.2 PCIE协议对AC耦合电容规范
 
图2.3 Intel Romley平台SATA信号AC耦合电容位置

      图1到图3例举了PCIE ,SATA和KR信号对AC耦合电容位置和容值大小的要求,都各不相同,设计者在设计不同的SerDes信号对于AC耦合电容需要熟悉各类串行信号的协议,理解各信号协议对AC耦合电容的要求,同时需要理解具体芯片对AC耦合电容的要求。
      3.仿真优化
      3.1.AC耦合电容pad有完整参考面
      仿真层叠采用如图3.1所示的6层板层叠,表底层和art04层为走线层,GND1,Art03层和GND5都为参考地平面层。电容pad走在表层,参考第二层的GND平面。如果考虑pad阻抗对pad做优化,会在pad正下方的第二层GND掏空,电容pad将参考第三层的GND平面。


 
图3.1 仿真层叠

      仿真电容信息如下:
      电容尺寸:0402封装
      pad尺寸:square 20mil*20mil
      电容容值:100nf


 
图3.2 电容pad仿真模型

      在仿真时候,端口两边各向外延时1000mil线长以方便更好的观察电容pad阻抗不连续性。电容pad TDR仿真结果如下图3.3所示:


 
图3.3 TDR仿真曲线

      在上图中比较平滑的部分为差分线阻抗,中间凹陷下去的地方为电容pad处的阻抗。可以看出差分线的设计阻抗为100ohm,电容pad处由于pad的宽度为20mil,大于走线宽度,而阻抗和线宽是成反比的一种关系,因此pad处阻抗会变小。从图3.3看出在此层叠结构下pad处阻抗约为92ohm。


 
图3.4 插损回损曲线

      插损和回损曲线是SerDes信号很重要的系数指标,插损曲线和回损曲线可以很好反应通道损耗以及阻抗不连续性。仿真插损曲线和回损曲线如上图3.4所示。插损和回损曲线可以和后续优化后的曲线做一个简单的对比。
      3.2.AC耦合电容pad参考面掏空优化
      仿真层叠和电容参数和上面完全一样。板子的层叠结构以及板材的介电常数都一定。要增大pad处的阻抗,可以使pad和参考面的距离增大。因此可以把pad正下方的GND2给掏空,电容pad就参考了Art03层的电源平面,这样阻抗就会变大。


 
图3.5参考面挖空优化仿真建模

      挖空需要挖多大合适呢?传统2D阻抗计算软件无法准确计算出此种情况下的阻抗,采用3D电磁场仿真软件可以准确计算此种情况下的阻抗。对图3.5挖空区域做参数扫描,加上挖空区域为以坐标轴为中心的矩形,长从0到80mil每10mil取一点,宽从0mil到80mil没10mil取一个点。这样一共有64中情况,对这64种情况进行分析的结果如下图3.6所示:


 
图3.6 TDR扫描结果

      从上图3.6可以看出,不同挖空形状对阻抗的影响还是较大。选择一个TDR曲线最平滑的情况,如上图中绿色曲线,可以看出绿色曲线和差分线的阻抗匹配非常好,都几乎为100ohm。去查看挖空面积的参数,长为50mil,宽为70mil的一个矩形,也就是挖空的形状为和电容长度相等,和两个电容并排的宽度稍微宽一点。这样的设计会让通道的阻抗一致性最好。
      阻抗通道的一致性越好,其反射会越小,从而带来了插损和回损曲线的改善,最终会使整个系统工作更稳定,下图3.7和图3.8分别为通道的插损和回损曲线的扫描结果。


 3.7 插损扫描结果

      插损是对信号经过通道能传输部分一个考量,对于PCB串行信号来讲,通常情况下通道插损越小越好,也就是插损曲线越接近0越好。比如对于高速背板,由于走线长,经过连接器和过孔换层,通道的插损就会越大,那么通道就越需要做设计优化以改善通道的插损曲线。
      从图3.7可以看出,在2.5Ghz之前,各种情况下的插损曲线几乎重合,电容pad不同的设计对通道的插损几乎没有影响,这也是为什么以前速率较低情况下,AC耦合电容pad设计会比较随意。但随着频率的升高,电容pad之间的偏差会越来越大。能够通过优化电容pad改善通道插损的空间越来越大。绿色插损曲线对应TDR曲线最平滑的那条直线,可以看出在0到20Ghz整个频段内,插损都最接近于0。因此从插损的角度看,这种掏空设计也是最优的设计。


 
3.8 回损扫描结果

      回损是对信号传输时候遇到阻抗不连续反射回源端信号的度量。从能量守恒看反射越多传输到接收芯片的就越少。因此在设计的时候都尽量使回损曲线远离0。从回损曲线看,不同设计差别同样很大,绿色的曲线同样对应TDR曲线最平滑的情况。从回损看,也是此种设计较优。

 

 

PARTNER CONTENT

文章评论6条评论)

登录后参与讨论

用户1678053 2015-10-15 10:09

看看

用户1454308 2015-10-15 09:02

Good

用户1707842 2014-12-18 09:30

good ,3Q

用户1572651 2014-2-19 23:14

学习下

用户1014892 2014-2-17 11:38

Thanks

用户1550903 2014-2-8 10:39

高科啊

用户1039176 2014-1-29 14:00

赞!

用户1602177 2014-1-24 17:36

好文,多谢分享~
相关推荐阅读
用户1631862 2016-06-20 18:25
SI与EMI(一)
Mark为期两天的EMC培训中大概分成四个时间差不多的部分,简单来说分别是SI、PI、回流、屏蔽。而在信号完整性的书籍中,也会把信号完整性 分为:1.信号自身传输的问题(反射,损耗);2.信号与信...
用户1631862 2016-06-06 18:34
EMC学习之电磁辐射
文 | 袁波   一博科技高速先生团队队员   我们在接触新鲜事物的时候,通常习惯用自己熟悉的知识去解释自己不熟悉 的事物。EMC知识更多的涉及到微波和射频,对于像我这种专注于信号完整性而...
用户1631862 2016-05-31 15:18
围殴EMC培训之开篇
前不久高速先生邀请美国著名EMC实战专家Mark I.Montrose进行了为期两天的培训,有不少来自全国各地的EMC爱好者或者希望了解EMC设计的工程师们也亲临现场参加了培训,我们的高速先生平 ...
用户1631862 2016-05-26 18:18
围殴拓扑和端接之终结篇
上篇文章把拓扑里面最常见的T型和Fly_by型拓扑简单的总结后,本期的围殴话题又该划上句号了,在此也感谢大家的一贯支持和意见,尤其是某些细 心的小伙伴们帮忙指出了中间的一些错误,当然还有我们勤劳得...
用户1631862 2016-05-23 13:52
FLY-BY拓扑,阻抗是怎么不连续的?
相比T拓扑,fly- by在传输较高速率信号时更占优势一些,当然fly-by也并不就是完美的,它自身也存在很多缺陷,例如使用fly-by,负载之间有延时差,导致信号不 能同时到达接收端。为解决这个...
用户1631862 2016-05-12 18:36
FLY-BY,你不可不知的两大布线细节(一)
作者听过这样一种说法,DDR的历史,就是一个SI技术变革的过程,说白了就是拓扑与端接之争。DDR2使用的是T拓扑,发展到DDR3,引入了全新的菊花 链—fly-by结构。使用fly-by并不完全因...
EE直播间
更多
我要评论
6
18
关闭 站长推荐上一条 /3 下一条