原创 Modesim做后仿真的过程

2009-9-10 11:03 4751 9 9 分类: FPGA/CPLD

今天又把Modesim弄了一下,主要还是如何编译Altera的库,用来做后仿真,现在把遇到的问题,和整个建立过程描述一下。


首先建立工程,并添加一下文件


1.       Quartus进行综合以及布局布线后产生的网表文件(veriog对应为*.vovhdl对应为*.vho)和延迟文件(*.sdo)。


2.       Quartus安装目录$:\altera\72\quartus\eda\sim_lib中添加220model(对常用的lpm硬件原语的描述),altera_mf(对常用Megafunction模块的描述),以及工程所用的器件对应的文件,例如cycloneiii_atoms.v(对应verilog)或者cycloneiii_atoms.vhdcycloneiii_components.vhd(对应vhdl)


3.       添加你的设计文件以及testbench文件。


4.       将所有文件进行编译。


然后就可以进行后仿真了。


上面的过程是我所用的步骤,也许还有更方便的方法,希望能和大家交流!

文章评论0条评论)

登录后参与讨论
我要评论
0
9
关闭 站长推荐上一条 /2 下一条