原创 (多图) 脉冲边沿检测(Verilog)

2015-3-24 13:41 1044 19 19 分类: FPGA/CPLD

  EDN博客精华文章  作者:tengjingshu

  在很多时候都要对输入脉冲进行边沿检测,如PS/2时序,ps2_data数据在ps2_clk时钟下降沿接收。

  边沿检测Verilog程序代码:

程序

程序

  布线布局后仿真波形如下图:

布线布局后仿真波形

点击看原图

  可以注意到其中的移位寄存器用了非阻塞赋值(<=)

ps2_clk_r0<=ps2_clk;

ps2_clk_r1<=ps2_clk_r0;

ps2_clk_r2<=ps2_clk_r1;

  如果用阻塞赋值的话,综合的时候会把其中两个寄存器去点,用阻塞赋值(=)

ps2_clk_r0=ps2_clk;

ps2_clk_r1=ps2_clk_r0;

ps2_clk_r2=ps2_clk_r1;

  会出来这样的警告:

  WARNING:Xst:646 - Signal <ps2_clk_r0> is assigned but never used.

      Register <ps2_clk_r2> equivalent to <ps2_clk_r1> has been removed

      Found 1-bit register for signal <ps2_clk_r1>.

  WARNING:Xst:2677 - Node <ps2_clk_r1> of sequential type is unconnected in block <DetecEdge>.

RTL

点击看原图

  从RTL可以看到,只剩ps2_clk_r1一个D触发器。

非阻塞赋值综合后的RTL

点击看原图

  上图是非阻塞赋值综合后的RTL,可以看出,有三个D触发器做移位寄存器。通过移位,对边沿进行检测。

  程序工程文件下载:http://space.ednchina.com/upload/2009/3/24/86bb5e63-8959-47c4-af52-10ac330554d3.rar

  代码还有一种写法:

程序

  布线布局后仿真波形和之前程序的仿真波形一样

布线布局后仿真波形和之前程序的仿真波形一样

点击看原图

  程序文件下载:http://space.ednchina.com/upload/2009/3/24/5286d476-c43c-4b99-b658-5d53865ce19a.rar

  参考资料:

  1)verilog的PS2键盘解码——特权’s blog

  http://blog.ednchina.com/ilove314/153929/message.aspx

  2) [FPGA][Verilog][PS2]模拟PS2协议,丢掉4x4键盘,来用标准键盘吧!_阿虚的电子小屋

  http://hi.baidu.com/aokikyon/blog/item/e46dc2368d9f76350a55a99a.html

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
19
关闭 站长推荐上一条 /3 下一条