原创 Altera SerDes组件介绍之字节串化器

2013-4-25 22:17 1926 15 15 分类: FPGA/CPLD

 

Altera SerDes组件介绍之字节串化器(Byte Serializer)

    字节串行器平分输入数据位宽,在满足最大FPGA 架构频率限制的同时,实现了发送通道在更高的数据速率下运行。在那些超过最大FPGA 架构收发器接口时钟频率限制的配置中,该模块是必需的,反之是可选的。

n  可以旁路,在FPGA收发器接口频率高于接口最大旁路时使用,当运行速率是FPGA发送器接口时钟频率的两倍的时,输出数据宽度是输入的一半。

字节串化器有两种模式:

n  单位宽

Ø  16/20位的数据输入—8/10位数据输出

Ø  所有的器件都支持

n  双位宽

Ø  32/40位数据输入—16/20位数据输出

Ø  器件支持:ArriaII GX Stratix IV V

n  字节串化器模式决定通道的最大数据速率

把输入数据分为两部分,解决在高数据率时的FPGA最高频率的限制。

n  Without Byte Serializer      :3.125G/10 = 312.5MHZ

n  Within Byte Serializer        :3.125G/20 = 156.25MHZ

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
15
关闭 站长推荐上一条 /3 下一条