原创 Codasip加入Intel Pathfinder for RISC-V设计支持计划

2022-9-1 14:22 836 13 13 分类: 物联网 文集: Codasip

处理器设计自动化可定制RISC-V处理器知识产权(IP)的领导者Codasip日前宣布,将通过 IntelÒ Pathfinder for RISC-V*计划专业版提供其 32 IP L31。通过加入该计划,Codasip 正在通过使用英特尔FPGA 使其屡获殊荣的嵌入式 RISC-V 技术更易于用于原型设计、产设计或研究目的。


SoC的设计过程中利用FPGA进行架构探索和了解 IP 的不同配置和组合大有裨益,特别是在 SoC 开发周期的早期阶段。英特尔前刚刚宣布Pathfinder for RISC-V计划提供了一个利用其FPGA板卡对接RISC-V处理器和外设 IP 通用环境。

FPGA 是电子行业中进行原型设计和实现量产的重要组成部分,Codasip 首席营销官 Rupert Baines 表示。“我们欢迎英特尔对该计划的投资,该公司 RISC-V 明确承诺将使整个 RISC-V 生态系统受益。我们很荣幸成为这项倡议的一部分,从而助力我们的客户在开发他们的RISC-V SoC时可以利用英特尔®FPGA

英特尔 RISC-V投资基金总经理 Vijay Krishnan 说道RISC-V 快速发展为构建产品和解决方案开辟了新途径。我们正努力围绕一个共同的愿景激励RISC-V生态系统,以加速其部署进程实现这一目标我们很高兴看到 Codasip 通过Intel Pathfinder for RISC-V赋能其处理器 IP

同理,最好在设计周期的早期阶段就开始开发软件。该计划包括一个统一的集成开发环境(IDE 和软件协议,该软件协议栈包括软件工具链和常用操作系统,从而为嵌入式软件开发人员提供必需支持

有关Intel Pathfinder for RISC-V的更多信息,请访问:https://pathfinder.intel.com/

在合作项目中,英特尔 FPGA 板卡和英特尔软件协议栈可以Codasip L31 RISC-V  IP位图文件结合使用。这有利于物联网IoT和边缘 AI 等应用程序的开发人员。

用于英特尔 FPGA L31 位图文件可从 Codasip 网站下载 https://codasip.com/codasip-l31-risc-v-core-on-intel-pathfinder/

Codasip L31 是一 32 位嵌入式 RISC-V处理器核,IP支持 RV32IMCB 指令集。该内核拥有3 级流水线和一系列配置选项,包括高速缓存和紧密耦合的存储器。

  关于Codasip Codasip提供领先的RISC-V处理器IP和高级处理器设计工具,为IC设计者提供RISC-V开放ISA的所有优势,以及定制处理器IP的独特能力。作为RISC-V国际组织的创始成员和基于LLVMGNU的处理器解决方案的长期供应商,Codasip致力于为嵌入式和应用处理器提供开放标准。Codasip成立于2014年,总部位于德国慕尼黑,目前在欧洲设有多个研发中心,销售代表遍布全球。有关我们产品和服务的更多信息

文章评论0条评论)

登录后参与讨论
我要评论
0
13
关闭 站长推荐上一条 /2 下一条