高速互连硅知识产权(IP)的领先开发商 PLDA 和低功耗多标准连接SerDes IP解决方案的领先供应商AnalogX今天宣布,双方将PLDA CXL™ 2.0控制器和 AnalogX 32G-MR PHY 进行优化整合,与领先的竞争解决方案相比,延迟和功耗分别降低50%和40%。
CXL (Compute Express Link™)标准旨在扩展数据中心的异构计算能力,并为计算密集型工作负载提供更高效的数据传送,特别是在现行接口标准无法满足延迟要求的情况下。在今天之前,CXL 控制器与 PHY 的领先组合提供20-40纳秒的延迟性能。PLDA 和AnalogX 自豪地宣布,经验证,适用于CXL 2.0 的PLDA XpressLINK 控制器IP 和AnalogX 32G-Multi-Protocol SerDes PHY 的组合可产生低于12纳秒的延迟。这种业界领先的延迟直接提高了服务器性能,有助于更快地访问设备和获取数据,而无需额外成本或日常开销。与替代解决方案相比,PLDA 和 AnalogX将功耗降低了40%,这也是其可实现性能的一部分。
PLDA营销副总裁Paul Karazuba表示:“今天发布的公告彰显 PLDA 致力于为客户提供超高质量、超高性能控制器 IP的承诺。我们很高兴与AnalogX合作,也期待客户在 CXL 2.0 中实现低于 12纳秒延迟的性能优势。”
AnalogX首席执行官 Robert Wang 补充道:“我们欣然宣布,两支团队已合力取得出色的工作成果。我们的SerDes技术专为满足数据中心和高性能计算应用对超低功耗和极低延迟的严苛要求而构建。这款延迟低于12纳秒的 CXL 2.0 解决方案将证明我们的解决方案有能力在上述市场发挥作用。”
解决方案供应情况:
适用于 CXL 2.0 的PLDA XpressLINK控制器 IP 和AnalogX 32G-Multi-Protocol PHY即日起供应,适用于7纳米和 6纳米设计。
文章评论(0条评论)
登录后参与讨论