原创 创芯Xilinx Microblaze 学习系列第一集

2013-8-23 10:38 948 14 14 分类: FPGA/CPLD 文集: 创芯Xilinx Microblaze 学习系列

创芯Xilinx Microblaze 学习系列第一集

Xilinx ISE Design Suite 13.2

The MicroBlaze™ embedded processor soft core is a reduced instruction set computer (RISC) optimized for implementation in Xilinx® Field Programmable Gate Arrays (FPGAs). Figure 2-1 shows a functional block diagram of the MicroBlaze core.

1372260487_c6d129d3.jpg

对于Microblaze的介绍可以参考相关文档。

在我的电脑中点击开始->所有程序->Xilinx ISE Design Suite 13.2->EDK->Xilinx Platform Studio

1372261876_26b7076d.jpg

1372262042_3ee87dbb.jpg

1372262060_e62d9420.jpg

1372262059_412b0f0f.jpg

1372262079_2ed1cb3d.jpg

完成后

1372262118_48f8aec7.jpg

进行综合

1372262579_53ca6169.jpg

1372262797_baf2d660.jpg

将综合厚后的结果导入到SDK

1372262959_5dbb96cc.jpg

选择Export &Lauch SDK

 1372263161_8d724b25.jpg

切换路径

1372263223_24144e5f.jpg

 

新建BSP工程

1372263292_1f37b475.jpg

新建C工程

1372263353_a46ae27d.jpg

加入预先编写的C代码

1372264017_c9595c40.jpg

gc

工程完成

效果 晚点贴上来~~~

以上内容摘自《基于XILINX FPGA 嵌入式系统设计与开发》

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
我要评论
0
14
关闭 站长推荐上一条 /3 下一条