资料
  • 资料
  • 专题
嵌入式PCI总线主模式应用中时序转换模块设计
推荐星级:
时间:2019-06-18
大小:1.11MB
阅读数:224
上传用户:xld0932
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
针对板卡测试环境中使用PC104系列计算机模块的局限性,以嵌入式处理器为核心开发主控模块,以替代原有的计算机模块,实现板卡测试。主控模块的设计中,嵌入式处理器与PCI接口芯片之间的总线时序转换是关键。本文在分析嵌入式处理器与PCI接口芯片时序的基础上,详细介绍了时序转换模块的可编程逻辑设计。最后,通过仿真验证了转换模块内部逻辑设计的正确性
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书