资料
  • 资料
  • 专题
高速并行成型滤波器的FPGA实现方法
推荐星级:
时间:2019-06-22
大小:1.48MB
阅读数:1013
上传用户:royalark_912907664
查看他发布的资源
下载次数
0
所需E币
3
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
成型滤波器是消除码间串扰的最有效手段之一,常规做法是利用查找表存储乘累加运算结果来实现,随着滤波器系数的增加,这种查找表算法导致现场可编程门阵列(FPGA)硬件资源的指数增长;对于可变符号速率的要求,常规做法是利用插值和抽取的方法实现数字信号的变采样处理,这种方法实现复杂,硬件成本高。文中提出了一种高速并行成型滤波器的FPGA实现方法,这种基于群延时结构的查找表算法,所需的查找表只需存储单位冲击响应的采样值,利用数据时钟相位对于查找表进行寻址,可灵活适应数据速率的变化。并且这种算法特别适用于并行实现,能够满足现代通信系统对于高速数据速率的要求。
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书