资料
  • 资料
  • 专题
多级嵌套维纳滤波器中协方差矩阵计算的FPGA实现
推荐星级:
时间:2019-12-28
大小:330.96KB
阅读数:534
上传用户:givh79_163.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
通过分析观察信号协方差矩阵构成的特点,提出了一种适合FPGA实现的协方差矩阵计算方法,为多级嵌套维纳滤波器提供了更易于工程实现的方法. 多级嵌套维纳滤波器中协方差矩阵计算的FPGA实现 邓路宽1一,李双勋1,程翥1,皇甫堪1 (1.国防科学技术大学电子与科学工程学院,湖南长沙410073; 2.武警8732部队,湖南耒阳421800) 摘要:通过分析观察信号协方差矩阵构成的特点,提出了一种适合FPGA实现的协方差矩阵计 算方法,为多级嵌套维纳滤波器提供了更易于工程实现的方法。 关键词:MSNWF协方差矩阵FPGA 估计理论中的一般性问题是从观测信号石。(n)恢复 表示阵元i在时间上的第.『、第歹+1、第,+2个延时矢量。 未知信号磊(n)。维纳滤波器(WF)仅仅利用二阶统计特 ()’为转置。每个置(『)为一个36维的行矢量(参考文献 性在最小均方误差(MMSE)意义下解决了这个问题。WF [5】中关于MSNWF降秩自适应处理收敛所需数据点数 易于实现,因此应用广泛。然而,产生的滤波器需要计算 的准则三=锄伊)。 观测信号的协方差矩阵的逆。这就意味着如果观测信号 输入矢量省的协方差矩阵为: 铷(n)的维数很高,将使工程实现十分复……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书