用改进的预分频器和前置放大器实现低相位噪声的CMOS频率合成器
时间:2019-12-28
大小:213.04KB
阅读数:311
查看他发布的资源
资料介绍
一种低相位噪声锁相环频率合成器的设计与实现,该设计利用了新型的前置放大器与预分频器,在采用TSMC 0.35μm CMOS工艺的情况下,带宽为20MHz~920MHz. 用改进的预分频器和前置放大器
实现低相位噪声的CMOS频率合成器
周忠玲,李冬梅
(清华大学微电子学研究所,北京100084)
摘要:一种低相位噪声锁相环频率合成器的设计与实现,该设计利用了新型的前置放大器与预
分频器,在采用TSMC O.35斗m CMOS工艺的情况下,带宽为20MHz~920MHz。
关键词:频率合成器DMP PLL前置放大器分频器低相位噪声
在CMOS收发器中,片上低噪声频率合成器的设计
最为重要,由于无线通信系统中的信道间隔很接近,应用
在无线收发器中的RF频率合成器有着严格的频率指标
与相位噪声指标【2】[3】。本文在传统设计结构的基础上针对
相位噪声的问题对分频器以及前置放大器进行了改进。
图l给出了本设计采用的频率合成器的总体结构, 图2采用DMP技术的分频器结构
包括前置放大器、分频器、可编程计数器(N,R)、鉴相器
和可编程增益电荷泵、无源滤波器等模块。移位寄存器 分频,总的分频数可计算如下:
负责接收来自MCU的控制数据,然后配置R、N计数器 J7、r=P[皿竽+姒产】=PⅣp+Js (1)
的分频比,从而决……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或
联系我们 删除。