资料
  • 资料
  • 专题
PCB设计技巧百问
推荐星级:
类别: 消费电子
时间:2020-01-10
大小:82.5KB
阅读数:273
上传用户:quw431979_163.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
PCB设计技巧百问 PCB设计技巧百问 1、如何选择PCB板材? 选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气 和 机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重 要。 例如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectric loss)会对信号衰减 有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介 质损在所设计的频率是否合用。 2、如何避免高频干扰? 避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Cross talk )。可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunt traces在模拟信号 旁边。还要注意数字地对模拟地的噪声干扰。 3、在高速设计中,如何解决信号的完整性问题? 信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻 抗(o utput impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决 的方式是靠端接(termination)与调整走线的拓朴。 4、差分布线方式是如何实现的? 差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间 距 由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线 走 在同一走线层(side-by-side),一为两条线走在上下相邻两层(over- under)。一般以前者si de-by-side实现的方式较多。 5、对于只有一个输出端的时钟信号线,如何实现差分布线? 要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端 的时 钟信号是无法使用差分布线的。 6、接收端差分线对之间可否加一匹配电阻? 接收端……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书