资料
  • 资料
  • 专题
数字电路抗干扰设计
推荐星级:
类别: 消费电子
时间:2020-01-13
大小:30KB
阅读数:192
上传用户:2iot
查看他发布的资源
下载次数
0
所需E币
4
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
数字电路抗干扰设计 数字电路抗干扰设计 数字电路抗干扰设计     在电子系统设计中,为了少走弯路和节省时间,应充分考虑并满足抗干扰性 的要求, 避免在设计完成后再去进行抗干扰的补救措施。形成干扰的基本要素有三个:     (1)干扰源,指产生干扰的元件、设备或信号,用数学语言描述如下:du/dt, di/dt大的地方就是干扰源。如:雷电、继电器、可控硅、电机、高频时钟等都可 能成为干扰源。     (2)传播路径,指干扰从干扰源传播到敏感器件的通路或媒介。典型的干扰传 播路 径是通过导线的传导和空间的辐射。     (3)敏感器件,指容易被干扰的对象。如:A/D、D/A变换器,单片机,数字IC, 弱 信号放大器等。     抗干扰设计的基本原则是:抑制干扰源,切断干扰传播路径,提高敏感器件的 抗干扰 性能。     (类似于传染病的预防) 1 抑制干扰源    抑制干扰源就是尽可能的减小干扰源的du/dt,di/dt。这是抗干扰设计中最优 先考虑 和最重要的原则,常常会起到事半功倍的效果。 减小干扰源的du/dt主要是通过在干扰源两端并 联电容来实现。减小干扰源的 di/dt则是在干扰源回路串联电感或电阻以及增加续流二极管来 实现。   抑制干扰源的常用措施如下:     (1)继电器线圈增加续流二极管,消除断开线圈时产生的反电动势干扰。仅加 续流 二极管会使继电器的断开时间滞后,增加稳压二极管后继电器在单位时间内可动作更多 的 次数。     (2)在继电器接点两端并接火花抑制电路(一般是RC串联电路,电阻一般选几K 到几 十K,电容选0.01uF),减小电火花影响。     (3)给电机加滤波电路,注意电容、电感引线要尽量短。     (4)电路板上每个IC要并接一个0.01μF~0.1μF高频电容,以减小IC对电源的 影 响。注意 高频电容的布线,连线应靠近电源端并尽量粗短,否……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书