基于TMS320C6205的H.263视频编码器的实现与优化
资料介绍
基于TMS320C6205的H摘要
摘
[
}
要
{ 随 着网 络技 术和无线 通信的 发 展, 人 们提出 了 在 较低 码率 下实时 地传 输视
频图像的要求。实时、低码率视频编码就成为视频多媒体通信的一项重要技术, 近年来得到了较大的发展 。因此,研究和开发高效的实时视频编码系统,解决实
时、低码率视频通信的终端问题,是一项很有意义的工作。 i
本项 目的研究内容是开发一个基于 D S P的视频压缩系统。视频压缩算法遵
照I T U - T的 H . 2 6 3 建议,D S P采用 T I 公司的定点、高性能芯片 T MS 3 2 0 C 6 2 0 5 0
视频信号由摄像头进入系统, 通过专用视频解码芯片转换成数字视频信号, 然后
在D S P中进行数据压缩,D S P将压缩后得到的数据通过其 P C I 接口传送到计算
机主机。 在那里, H . 2 6 3 码流被主机本地解码器回放,或者直接在网络中进行传
输。 通过在硬件上的实时测试 , 表明该系统基本上具有较好 的压缩效率和 图像质
量。
本论文首先介绍了 H . 2 6 3 建议中视频编码的关键算法,介绍 T MS 3 2 0 C 3 2 0 5 芯片的硬件体系结构及其软件编程方法, 接着概括论述了整个系统的硬件组成与 工作原理, 并详细介绍了I 2 C总线时序的模拟以及 D S P与 P C主机的通信, 论文
重点介绍了在 D S P上实现与优化 H . 2 6 3算法的具体方法,并对测试结果做了分
析。
关健词: 视频压缩编码 :D S P芯片;H . 2 6 3 ;优化
A卜 . t 口口
A bs t r a c t
Wi t h t h e d e v e l o p me n t o f n e t w o r k i n g a ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或
联系我们 删除。