DDR2仿真说明DDR2 仿真说明 heroedit@hotmail.com Ver0.0/2006-9-30 QQ 信号完整性群:3488655 --谨以此文献给初学 SI 的艰苦岁月 写此文的初衷是整理下仿真的思路, 给那些和我曾经一样苦苦挣扎在仿真边 缘的人一点经验,与 SI 同行。 论坛上经常可以看到不少人看 design guide 而不知道 design guide 怎么来 的,以及为什么有那么都走线关系等。实际上 design guide 是根据仿真以及经验 整理出来,因此希望此文能回答一些基本问题。 本文难免有些错误或者考虑不周,随时欢迎进行讨论并对其进行修改! 概要 本文大部分是基于 DDR2 Spec 的理解并进行解释,包括很多时序图,因而 很多细节问题需要参考 DDR2 spec。DDR2 的 spec 在目前最新版本是 jesd79-2c 可在 www.jedec.org/download/search/JESD79-2C.pdf 下载到,做仿真仿真,我觉得首 先要把仿真时序部分先弄清楚,那么仿真的事情已经完成一半。讨论几个概念 仿真工具的使用 Cadence pcb si: 板级仿真软件,时序计算比较方便 Synopsys Hspice: 晶体管级仿真软件,差分线仿真感觉精确度比 pcb si 好点 Ansoft HFSS: 三维电磁场仿真软件,提取过孔模型等 DDR2 工作方框图 在子卡定义的时候经常有 single rank 以及 dual rank 的区分,从仿真角度来看, 如果一个数据线带 2 个 SDRAM,那么认为是 double rank 不妨来看下 DDR2 sodimm 的 Raw card A 定义,它是 dual rank,原因在于,Raw card A 采用的 SDRAM 是 X16, 而且 Raw card A 上面有 8 个 S……