FPGA面试题1、同步电路和异步电路的区别是什么?(仕兰微电 子) 异步电路主要是组合逻辑电路,用于产生地址译码器、 FIFO 或 RAM 的读写控制信号脉冲,但它同时也用在时 序电路中,此时它没有统一的时钟,状态变化的时刻 是不稳定的,通常输入信号只在电路处于稳定状态时 才发生变化。也就是说一个时刻允许一个输入发生变 化,以避免输入信号之间造成的竞争冒险。电路的稳 定需要有可靠的建立时间和持时间,待下面介绍。 同步电路是由时序电路(寄存器和各种触发器)和组 合逻辑电路构成的电路,其所有操作都是在严格的时 钟控制下完成的。这些时序电路共享同一个时钟 CLK, 而所有的状态变化都是在时钟的上升沿(或下降沿)完 成的。比如D触发器,当上升延到来时,寄存器把D 端的电平传到Q输出端。 在同步电路设计中一般采用 D 触发器,异步电路设计 中一般采用 Latch。 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是 各时钟之间没有固定的因果关系。 电路设计可分类为同步电路和异步电路设计。同步电 路利用时钟脉冲使其子系统同步运作,而异步电路不 使用时钟脉冲做同步,其子系统是使用特殊的“开始” 和“完成”信号使之同步。由于异步电路具有下列优 点--无时钟歪斜问题、低电源消耗、平均效能而非最 差效能、模块性、可组合和可复用性--因此近年来对 异步电路研究增加快速,论文发表数以倍增,而 Intel Pentium 4 处理器设计,也开始采用异步电路设计。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什 么具体要求(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在 硬件上,要用 oc 门来实现(漏极或者集电极开路), 由于不用 oc 门可能使灌电流过大,而烧坏逻辑门,同 时在输出端口应加一个上拉电阻。(线或则是下拉电 阻) 4、什么是 Setup 和 ……