资料
  • 资料
  • 专题
采用低成本FPGA构建IP监视摄像系统
推荐星级:
时间:2019-12-24
大小:655.84KB
阅读数:106
上传用户:2iot
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
目前的视频监视市场在发展过程中遇到了很多要解决的难题,包括从模拟到数字摄像机的过渡、转换到高清(HD) 视频、应用宽动态范围(WDR) 传感器,以及实现进行数据传输和控制的互联网协议(IP) 链接等。本白皮书介绍IP 监视摄像机参考设计,展示怎样采用低成本Altera ® Cyclone ® III FPGA 构建完整的系统。 采用低成本 FPGA 构建 IP 监视摄像系统 WP-01133-1.0 白皮书 目前的视频监视市场在发展过程中遇到了很多要解决的难题,包括从模拟到数字摄像 机的过渡、转换到高清 (HD) 视频、应用宽动态范围 (WDR) 传感器,以及实现进行数据 传输和控制的互联网协议 (IP) 链接等。本白皮书介绍 IP 监视摄像机参考设计,展示 怎样采用低成本 Altera Cyclone III FPGA 构建完整的系统。 引言 在视频监视市场领域,对更高质量视频、高分辨率以及灵活性和功能的需求促进了从 模拟到数字摄像机的过渡。在定义上,高清 (HD) 视频必须是数字的,因此,采用 HD 标准也就意味着过渡到数字传感器。HD 视频标准支持更高的帧速率和分辨率,需要 H.264 等新压缩方法,促使摄像机具有更强的处理能力。 ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
PARTNER CONTENT
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书