资料
  • 资料
  • 专题
基于CPCI总线多DSP系统的高速主机接口设计
推荐星级:
时间:2019-12-25
大小:150.72KB
阅读数:264
上传用户:quw431979_163.com
查看他发布的资源
下载次数
0
所需E币
5
ebi
新用户注册即送 300 E币
更多E币赚取方法,请查看
close
资料介绍
CPCI总线是一种成熟全面的计算机总线,通过它主机可以方便地为DSP加载程序,进行调试和监控工作;另外还能在主机和DSP系统间完成高速数据传输工作.本文结合一个已经成功应用的设计,阐述了基于双状态机+Cache结构的主机接口设计,并给出了逻辑框图.利用PLX公司的PCI9656接口芯片,FPGA提供了高达90MB/s的主机访问DSP和SDRAM的速度. 嵌蕊妓蒂鼬鲥捌k删吲 基于CPCI总线多DSP系统的高速主机接口设计 张骋,蔡惠智,何国建 (中国科学院声学研究所,北京100080) 摘要:CPCI总线是一种成熟全面的计算机总线,通过它主机可以方便地为DSP加裁程序,进行 调试和监控工作;另外还能在主机和DSP系统问完成高速数据传输工作。本文结合一个已经成功应 用的设计,阐述了基于双状态机+Cache结构的主机接口设计,并蛤出了逻辑框图。利用PL)【公司的 PCI9656接口芯片,FPGA提供了高迭90MB,s的主机访问DsP和SDRAM的速度。 关键词:CPCI总线n,GA DSP SDRAM Cache High―speed host interface design“multi―DSP system based on CPCI ZHANG Ch8Ilg,CAI Hlli珊,HE Guo Ji加 ……
版权说明:本资料由用户提供并上传,仅用于学习交流;若内容存在侵权,请进行举报,或 联系我们 删除。
相关评论 (下载后评价送E币 我要评论)
没有更多评论了
  • 可能感兴趣
  • 关注本资料的网友还下载了
  • 技术白皮书