不错的资料,与大家分享 希望以后大家能够把好的资料分享,共同进步! Cyclone 与 LVPECL 器件的互连 对于 Cyclone 器件, 目前在 Quartus II 中没有直接对 LVPECL 电平标准的选择,只有选择 LVDS 标准实现与 LVPECL 的互连。这里分别就 Cyclone 作为输入和输出时两种情况介绍其与 LVPECL 的互连。 1. LVPECL 输出 ,LVDS 输入 这时可以采用 AC 耦合进行连接,如下图所示。 [pic] LVPECL 的输出端到地需加直流偏置电阻 R(142Ω到200Ω),同时信号通道上一定要串接 50Ω 电阻,以提供一定衰减。需要注意的是,对于某些 LVPECL 输出器件内部已经提供了直流偏置电阻(参见具体器件的数据手册),这时候不再需要 外接 R。 同时因为不同器件输出幅度可能有所不同,所以可以适当调节 Rs 的大小,以使之最适合 LVDS 的接收。 当然也可以采用 DC 耦合的方式进行连接,这是需要附加电阻网络提供直流工作点的匹配。在这里不做详细 介绍。可参见下节。 2.LVDS 输出 ,LVPECL 输入 由于 LVPECL 的输入 buffer 能够接受 LVDS 的输出差分幅度。所以在采用 AC 耦合时可以不用作任何特别处理 (Cyclone 的 LVDS 输出需要外接电阻)。 采用 DC 耦合方式连接时,要考虑输入输出阻抗的匹配以及直流工作点的匹配。相对较复杂。在 这里作一下介绍。 LVDS 与 LVPECL 的 DC 互连。如下图所示。 [pic] 该电阻网络要满足以下公式。 VB = VCC * R1/(R1 + R2 + R3) = 1.2 V VA = VCC * (R1 + R2)/(R1 + R2 + R3) = VCC - 1.3 V Rout = R3 // (R1+R2) = 86 // 120 = 50.10 ( ……