资料
  • 资料
  • 专题
  • 所需E币:1
    下载:0
    大小:2.49MB
    时间:2019.06.28
    上传者:xld0932
    FPGA在电子通信领域是一种用途广泛的可编程逻辑器件,能否选择合适的程序配置方式是一个重要的问题,关系到FPGA上电后能否快速可靠地进入到工作状态。通过设置FPGA为从串配置模式,利用SPIFlash
  • 所需E币:1
    下载:0
    大小:1.81MB
    时间:2019.06.28
    上传者:xld0932
    基于CPLD复杂可编程逻辑器件为核心的硬件电路,对某型计算机中所使用的俄制588系列专用大规模集成电路芯片进行性能和逻辑功能测试。该方法能够准确检测芯片故障,大大提高了修理效率。本文论述了利用CPLD
  • 所需E币:1
    下载:0
    大小:1.2MB
    时间:2019.06.28
    上传者:xld0932
    采用数字控制的多台逆变器并联时,由于各自载波不同步会形成高频环流,严重影响系统的稳定性和增加损耗。给出了一种基于CPLD实现载波同步的方法,结合DPLL技术能够使从机在一个开关周期里跟踪主机同步信号,
  • 所需E币:1
    下载:0
    大小:1.89MB
    时间:2019.06.28
    上传者:xld0932
    针对采用分立元件逻辑电路生成的PWM死区时间的不精确和修改时不便利的缺点,文章介绍了一种基于可编程逻辑器件精确控制死区时间的设计实现方案。输入信号可由外部提供也可以由有源晶振分频获得,采用VHDL硬件
  • 所需E币:1
    下载:1
    大小:2.85MB
    时间:2019.06.28
    上传者:xld0932
    根据相位重合点理论对等精度数字频率计进行改进,采用该理论可使对标准频率信号和待测频率的计数同时开始,消除了对标准频率信号计数时±1个周期的误差。系统设计主要包括三部分:待测频率的整形放大部分;计数部分
  • 所需E币:1
    下载:0
    大小:2.72MB
    时间:2019.06.28
    上传者:xld0932
    本文描述了彩色线阵CCD-TCD2252D驱动电路的时序关系,介绍了一种基于CPLD和VHDL的CCD驱动时序电路设计方法。采用QuartusII9.0对所设计的驱动时序进行仿真,给出了驱动电路的设计
  • 所需E币:1
    下载:0
    大小:205.14KB
    时间:2019.06.28
    上传者:xld0932
    提出了一种使用复杂可编程逻辑器件(CPLD)实现ISA总线扩展IO端口的解决方案,分析了ISA通信接口、输入输出接口和控制单元设计要点,同时给出读写数据流程。设计的端口扩展模块稳定可靠。
  • 所需E币:1
    下载:0
    大小:314.45KB
    时间:2019.06.28
    上传者:xld0932
    随着永磁同步电机的广泛应用,对控制系统的性能要求更高,不单要具备较高的控制精度及性能,还要尽量降低系统成本。文中从永磁同步电动机控制原理入手,分析该永磁同步电动机的特点及其分类,介绍基于CPLD、DS
  • 所需E币:1
    下载:0
    大小:1.32MB
    时间:2019.06.28
    上传者:xld0932
    讨论了一种可用于飞行时间质谱仪(TOF)的小型多通道时序系统,研制一种新型高精度的可编程数字延迟/脉冲发生器。采用单片机(MCU)作为微控制器,通过可编程逻辑器件(CPLD)和可编程数字延迟线(DS1
  • 所需E币:1
    下载:0
    大小:131.77KB
    时间:2019.06.28
    上传者:xld0932
    伴随着电子技术的快速发展,广播行业也在逐渐迎来新的发展时期,特别是有人留守和无人值班的运行管理模式推出之后,广播行业中的短波发射机自动化运行已经成为其必然的发展趋势,而想要实现这一模式的正常运行,自动
  • 所需E币:1
    下载:0
    大小:281.29KB
    时间:2019.06.28
    上传者:xld0932
    利用呼吸感应体积描记(RIP)技术测量呼吸参数已得到了越来越广泛的认可,针对人体呼吸运动引起传感线圈的电感量变化非常小(小于几百nH),一般系统难以保证精确性和适用性问题;硬件设计采用了高精度恒流源,
  • 所需E币:1
    下载:0
    大小:253.87KB
    时间:2019.06.28
    上传者:xld0932
    直流断路器是确保舰船供配电系统和用电设备安全的重要开关设备之一,而断路器的故障保护功能最终是由脱扣器来控制完成的。本文按照舰船某型直流限流装置的功能需求,完成了对基于CPLD电子脱扣器的设计,对该脱扣
  • 所需E币:1
    下载:0
    大小:1.28MB
    时间:2019.06.28
    上传者:xld0932
    通过分析影响时统模块自守时精度的因索,给出传统时统模块自守时精度低的原因,提出了基于CPLD的自适应高精度时统模块的硬件设计和CPLD逻辑设计方法;通过仿真及实际测试结果表明,基于CPLD的自适应高精
  • 所需E币:1
    下载:0
    大小:1.06MB
    时间:2019.06.28
    上传者:xld0932
    采用EDA器件取代传统的电子设计,从实际运用出发,介绍了一种运用单片CPLD芯片进行自动售货机设计的方法,同时利用VHDL语言对于复杂的数字系统的独特的作用和对FPGA的可编程性,使自动售货机具有更加
  • 所需E币:1
    下载:0
    大小:300.28KB
    时间:2019.06.28
    上传者:xld0932
    随着可编程逻辑器件的发展,EDA技术已成为硬件系统电路设计的重要手段。本文提出了一种基于EDA技术,采用自顶向下的设计方法,能够快速设计、开发智能密码锁的方案,并阐述了其工作原理和软硬结合的设计理念。
  • 所需E币:1
    下载:0
    大小:380.84KB
    时间:2019.06.28
    上传者:xld0932
    随着互联网信息技术的迅猛发展,银行卡及支付宝在人们的日常生活中起着越来越大的作用。然而在许多场所,现金的使用量依然很大。多年来,繁重的纸币分拣工作一直困扰着银行、证券等涉及现金流很大的部门。由于纸币的
  • 所需E币:1
    下载:0
    大小:548.5KB
    时间:2019.06.28
    上传者:xld0932
    针对信号发生芯片组成的信号发生器波形单一,幅值、频率等参量不便调节,且信号峰峰值不能满足磁通门的激励信号对峰峰值的要求的缺点,采用数字芯片CPLD为核心元件构建大信号幅值的正弦波和方波互换电路,以产生