原创 用ModelSim SE成功仿真ALTERA的 FFT核

2015-3-10 11:57 2668 17 20 分类: FPGA/CPLD 文集: QuartusII

     最近开始重新研究FFT,网上有本人以及别人翻译的中文用户手册,对比前前后后的版本,发现接口信号大致没有变化,但是某些信号稍有不同,大家在使用别人的例程的时候一定要注意区别。

 

       本人在当前使用的时候遇到几个问题,先把问题摆出来,有些问题跟Quartus II安装有关系,有些则可能跟fft版本或者license有关系。

 

     问题1:从altera或者从网上下载下来的例程编译显示无法支持最新的器件,比如Cyclone IV和Cyclone V都不支持,但是将器件设置为Cyclone II则可以编译通过。新器件不支持提示的错误如下所示:

fft1.jpg

 

     问题2:使用Quartus12.1-sp1重新例化fft核的时候,如果要产生仿真模型,那么会出现如下错误,并导致无法正常产生ip例化。该问题应该Quartus II安装**的时候有问题,由于使用了64-bit,而下述错误老是提示32-bit分析。所以重新安装Quartus II改用32-bit,解决此问题。

fft2.jpg
 

     问题3:网上寻找FFT的设计资源的时候,找到某大神的例程“How to compute an FFT on Altera FPGA more efficiently than the Altera FFT”,下载下来进行仿真,出现了下图所示的问题:

 

sim_result2.jpg
 

     如图所示,NCO以及FFT的输入输出都正常,但是整个设计的系统输出没有,出现这个问题的原因是仿真的时候altera_lnsim库没有提取成功,在提取该库的时候还需要编译altera_lnsim.sv文件。

重新成功提取lnsim库之后,仿真结果如下图所示:

 

sim_result3.jpg
PARTNER CONTENT

文章评论3条评论)

登录后参与讨论

用户1835694 2015-8-20 19:40

确实有用啊 谢谢分享

用户1749260 2015-5-17 00:24

FFT赞!

zcf287 2015-4-20 22:37

谢谢
相关推荐阅读
coyoo 2024-12-25 14:13
ALTERA Cyclone 10器件的使用-8:特定的上电顺序
概述 Intel 要求用户为其10代FPGA器件使用特定的上电和掉电顺序,这就要求用户在进行FPGA硬件设计的时候必须选择恰当的FPGA供电方案,并合理控制完整的供电上电顺序。经过在Cyclone 1...
coyoo 2024-12-22 11:46
AD9218子板在新处理板上表现的问题
概述 新的数据处理板融合了数字和数据处理功能模块,计划采用ADI的4通道串行ADC芯片代替之前的并行ADC。由于初次使用,所以初次设计时预留了AD9218的子板的插槽。 在调试AD9633功能的同时并...
coyoo 2024-12-14 17:15
在Cyclone 10 GX器件上实现高精度TDC探索
概述 Cyclone 10 GX器件的ALM结构与Cyclone V类似,所以在Cyclone 10 GX器件上实现TDC功能理论上是可以完全参考甚至移植自Cyclone V系列的成功案例。但是,现实...
coyoo 2024-12-10 13:28
Cyclone V GX FPGA设计TDC的优化问题
概述 通过前面的研究学习,已经可以在CycloneVGX器件中成功实现完整的TDC(或者说完整的TDL,即延时线),测试结果也比较满足,解决了超大BIN尺寸以及大量0尺寸BIN的问题,但是还是存在一些...
coyoo 2024-12-03 12:20
比较器检测模拟脉冲说明(四)
概述 说明(三)探讨的是比较器一般带有滞回(Hysteresis)功能,为了解决输入信号转换速率不够的问题。前文还提到,即便使能滞回(Hysteresis)功能,还是无法解决SiPM读出测试系统需要解...
coyoo 2024-11-16 13:54
不同ADC采样同一前端模拟信号时转换用时差异分析
概述 同一组前端模拟信号接入由不同型号ADC组成的模数转换电路时,采样后在FPGA中发现采样用时差异较大。本文主要分析这个时间差异形成的原因,并记录该差异产生对系统造成的影响。系统数字化简介 项目前端...
EE直播间
更多
我要评论
3
17
关闭 站长推荐上一条 /3 下一条