原创 工作中问题总结

2014-3-1 12:30 1802 8 8 分类: FPGA/CPLD

 最近工作中遇到的问题总结:

         电路类:芯片输出的驱动能力怎么看,这个还不太懂,虽然电路已设计好,但是为什么这样,ad9513输出时钟驱动三片k7时钟端可以不? 待研究

ad9513输出LVDS信号,FPGA上接LVDS电平,管脚电压为2.5v LVDS_25(1.8V LVDS也可以??)

 电源芯片:LTM4616的使用,输出电流大小(每路8A)

fpga:xilinx  k7  的输入输出管脚,命名方式,功能,N,P ,MRCC,SRCC,MGT,了解不是很全面,IO管脚的IOstandard 定义原则,待研究,k7的功耗大小,待研究

FPGA通常需要两个电压才能运行:一个是“核心电压”,另一个是“IO电压”。每个电压通过独立的电源引脚来提供。

内核电压(这里简称VCCINT)是用来给FPGA内部的逻辑门和触发器上的电压。该电压随着FPGA的发展从5v、3.3v、2.5v、1.8v、1.5v变的越来越低。核心电压是固定的。(根据所用FPGA的模式来确定)。IO电压(简称VCCIO)是用于FPGA的IO模块(同IO引脚)上的电压。该电压应该与其它连接到FPGA上的器件的电压匹配。

实际上,FPGA器件本身是允许VCCINT和VCCIO相同的(比如VCCINT和VCCIO两种引脚可以被连接在一起)。但是FPGA设计是面向低电压内核和高电压IO的,所以两种电压一般是不相同的。

调试cy7c68013 :可以收发数据,但是收发数据错误较多,待研究

PARTNER CONTENT

文章评论0条评论)

登录后参与讨论
EE直播间
更多
我要评论
0
8
关闭 站长推荐上一条 /3 下一条