位同步的FPGA实现
同步是通信系统中很重要的一个过程,它可以使通信系统更稳定、更可靠、更准确,它是数字通信系统有顺序进行的技术支撑。同步分为位同步、 帧同步和载波同步, 我们对数字通信信号的同步除了载波同步和帧同步之外, 还要进行位同步。位同步也就是保证接收端准确有效抽样判决数字基带信号序列的基础, 一般位同步信号从解调后的基带信号中提取出来, 同时也可以从已调频带信号当中直接提取位同步信号, 一般可以进行一元中央位置采样的决定, 最好是在接收元素结束时间采样的决定。位同步有插入导频法(一种外同步法)和直接法(一种自同步法),本文运用了数字锁相法提取位同步电路的方案,以大规模可编程逻辑器件 FPGA为主控制器, 以VHDL 硬件描述语言为主要语言对其进行在线编程,在QuartusⅡ软件工具中进行仿真和调试,以达到功耗低、成本低、效率高的技术要求。